forward

Портативные мониторы

Описание:
The Intel Core i7 power management design is a complete solution for Intel IMVP-7 SVID. A GUI communication program is available along with several test points on the board to evaluate the static and dynamic performance of the CPU's DC/DC Controller. The design features an IMVP-7 3-Phase CPU supply, a 2 Phase GPU Vcore supply, a 1.05VCCIO supply, and a DDR3L/DDR4 memory rail. To greatly improve power density and thermal performance, TI's 5-mm x 6mm NEXFET Power Block MOSFETs are used.

Возможности:

• Design supports a 9-20V input from Vbatt • Small high-density power solution for Ivy Bridge • 3 Phase CPU supply supports up to 94A • 90% peak (80% full-load) efficiency from 12Vin to 1.05Vout - CPU Supply • Low CPU supply ripple: 25mV • Design has been built and tested. Board available.

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Базовый проект представляет собой полноценный модуль зарядного устройства для отладки синхронного заряда батареи ноутбука с несколькими ячейками в повышающем турборежиме с использованием устройств bq24735. Данный проект предназначен для генерирования зарядного тока до 4 А для литий-ионных или литий-полимерных батарей. Величина зарядного тока программируется по интерфейсу SMBus с помощью печатной платы интерфейса EV2300. В состав данного базового проекта не входит печатная плата интерфейса EV2300. Для отладки данного решения пользователь должен отдельно заказать печатную плату интерфейса EV2300.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Количество последовательно подключённых ячеек батареи: 1 – 4
  • Максимальное входное напряжение: 24 В
  • Максимальный зарядный ток: 8 А
  • Топология: импульсная

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Базовый проект представляет собой решение устройства индикации уровня заряда литий-ионной или литий-полимерной батареи для применения в электронике потребительской сферы. Данный базовый проект включает в себя модуль BQ27010, интерфейсную карту EV2300 для отладки индикации уровня заряда на ПК, USB-кабель, а также диск CD-ROM с программным обеспечением для ПК на базе Windows™ и вспомогательной документацией. Данное решение содержит один bq27x10, токочувствительный резистор, а также все прочие компоненты, необходимые для измерения уровня оставшегося заряда и вычисления времени, оставшегося до полной разрядки батареи.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Количество последовательно подключённых ячеек батареи: 1
  • Максимальное входное напряжение: 4,5 В
  • Максимальный зарядный ток: 3 А
  • Связь: HDQ
  • Алгоритм вычисления напряжения, соответствующего концу процесса разряда, с учётом компенсации (Compensated End of Discharge Voltage, CEDV)

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Базовый проект TIDA-00657 характеризуется высоким значением КПД (более 90% в диапазоне тока нагрузки 1 А – 2 А) и быстрый зарядом благодаря высокому значению зарядного тока (до 3 А). В данном проекте используется инновационный промышленный контроллер заряда BQ24780 от TI с гибридным режимом повышения мощности, а также функциями мониторинга мощности и перегрева процессора.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Поддерживает батареи с количеством ячеек от 1 до 4 от адаптера с диапазоном напряжения 4,5 В – 24 В
  • Инновационный промышленный контроллер заряда с гибридным режимом повышения мощности
  • Высокоточный мониторинг мощности и тока для обеспечения ускоренного режима работы ЦП
  • Автоматический выбор источника питания (адаптер или батарея) на базе N-канального полевого транзистора
  • Программируемые значения входного тока, зарядного напряжения, зарядного тока и ограничения тока разряда
  • И управление головным устройством, и автономная зарядка в тех случаях, когда головное устройство недоступно
  • Высокий уровень интеграции: функция обучения, функция мониторинга присутствия батареи, индикатор режима повышения мощности, компенсация в контуре обратной связи, ограничивающий диод

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:

Проект ручки инкрементного датчика положения на базе технологии индуктивного детектирования предоставляет надёжный и бюджетный интерфейс для управляющих входов. Он способен надёжно функционировать в средах, в которых присутствует грязь, влага или масло, что вызвало бы проблемы для прочих технологий детектирования. Данное решение не требует использования магнитов.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Высоконадёжная бесконтактная реализация датчика положения, функционирующая в присутствии грязи, влаги и других неблагоприятных сред
  • Возможность масштабирования для поддержки количества кодируемых положений / угловых положений, кратного 4
  • Минимальные требования к МК
  • Не требуется использование постоянных магнитов; эффективно функционирует даже в присутствии магнитных или электрических помех

Возможность заказа
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:
This 16-button stainless steel keypad, which utilizes TI's inductive touch technology, demonstrates highly sensitive buttons on a single piece of 0.6mm thick stainless steel metal. The design utilizes a MUXed approach to implement many buttons with a single LDC1614. The designis applicable to any metal or non-metal surface completely enclosing the system, enabling a sleek waterproof (IP67) design.
Возможности:

Completely enclosed design with 0.6mm thick stainless steel panel as the button interface High sensitivity to measure metal movement in the sub-micrometer resolution Measures force applied to implement multiple functions on a single button Robust contactless design immune to water, dirt, dust, and other environmental contaminants Low-cost design using PCB coils as the sensor

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Данный проект позволяет разработчикам уменьшить площадь печатной платы, снизить стоимость и уменьшить уровень энергопотребления благодаря отсутствию необходимости в терминировании напряжения VTT в DDR3. В данном решении показывается, как это возможно реализовать с помощью AM437x. Однако проект подойдёт не во всех случаях, так как у него имеется ряд ограничений по применению. Обязательными требованиями являются минимумы длин проводников, использование максимум двух DDR3-компонентов и применение сбалансированной T-топологии; при нарушении данных условий следует применять терминирование напряжения VTT.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Проект DDR3/ DDR3L с оптимизацией на системном уровне на базе процессоров семейства AM437x с интегрированным DDR-контроллером
  • Терминирование напряжения VTT не требуется благодаря оптимизированной трассировке печатной платы
  • Два компонента DDR3-/ DDR3L-памяти ёмкостью 4 Гбит каждый
  • Частота тактового сигнала до 400 МГц (скорость передачи данных DDR-800)
  • Полноценный базовый проект подсистемы со схемой электрической принципиальной, перечнем элементов, файлами проекта и руководством пользователя по аппаратной части, реализованный на полностью собранной печатной плате и предназначенный для тестирования и проверок

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:

Методические рекомендации базового проекта USB 2.0 крайне важны для разработчиков, занимающихся вопросом тестирования на предмет электрического соответствия требованиям USB2.0. Данные рекомендации применяются для AM335x и AM437x, но они также подходят и для других процессоров. Подход, заложенный в данных рекомендациях, является сугубо практическим, без сложных формул или громоздкого теоретического материала.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Процессор AM437x семейства Sitara с высокоскоростным портом USB 2.0 с интегрированный высокоскоростным приёмопередатчиком физического уровня
  • Передача данных между USB-устройствами со скоростями передачи по линии/ шине до 480 Мбит/с
  • Методические рекомендации по наиболее оптимальной трассировке для высокоскоростного USB0
  • Полноценный базовый проект подсистемы со схемой электрической принципиальной, перечнем элементов, файлами проекта и тестовыми данными, реализованный на полностью собранной печатной плате, предназначенной для тестирования и окончательного утверждения

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Разработчикам, ищущим решение для организации интерфейса для двух камер, рекомендуется обратить внимание на эту схему. Интерфейс камер AM437x содержит параллельный порт, который может быть настроен как интерфейс для одной или двух камер. В режиме интерфейса для двух камер одновременно используются два входа для камер.

Возможности:

  • Одновременная работа 2-х SOC камер 2 мегапикс.;
  • Камеры подсоединяются к встроенному интерфейсу (VPFE) процессора Sitara AM437x;
  • Двухпортовый 8-битный интерфейс с BT656 или внешним синхронизирующим сигналом;
  • Поддержка форматов YUV422/RGB422, BT656 и RAW;
  • Полноценное решение, содержащее схемы, BOM, файлы разработки и HW;
  • Руководство пользователя реализовано для полностью собранной платы для тестирования и проверки.

Документация:
  • Схемотехника
  • BOM
Описание:

Интерфейс QSPI в процессорах AM437x семейства Sitara позволяет разработчикам систем подключать к ним флэш-память NOR. Интерфейс имеет достаточную скорость для поддержки выполнения программы на носителе (execute-In-Place, XIP). Данный проект позволяет добиться гибкого подхода к разделению кода и снижению общей стоимости системы благодаря использованию недорогой NOR флэш- или DDR-памяти.

Данный базовый проект имеет характер программного решения.

Возможности:

  • 512-мегабитная флэш-память NOR, подключенная через интерфейс Quad-SPI к процессору AM437x семейства Sitara
  • 4-выводной интерфейс SPI с внешним сигналом выбора микросхемы
  • SPI MODE 3
  • Полноценный базовый проект подсистемы со схемой электрической принципиальной, перечнем элементов, файлами проекта, а также руководство пользователя по аппаратной части, реализованной на полностью смонтированной печатной плате, предназначенной для тестирования и проверок

Документация:
  • Схемотехника
  • BOM
Описание:

Этот интерфейс для камер подключается к 10-битному параллельному интерфейсу AM335x контроллера памяти общего назначения (GPMC) 16-битной шины данных. Это решение потребляет на 150 мВт меньше по сравнению с типовыми USB решениями и идеально подходит для портативных терминалов, карманных компьютеров, портативных потребителей, промышленных КПК и др. 

Это решение основано на сенсоре камеры QuickLogic 3.1 Мпикс. (Aptina 3.1 Мпикс.), подсоединенному к плате расширения. Они совместно подключаются к платформе BeagleBone.

BeagleBone с QuickLogic 3.1 Мпикс. камерой доступны для покупки. Больше информации о QuickLogic здесь: http://www.quicklogic.com

Больше информации о BeagleBone здесь: http://www.ti.com/tool/beaglebn

Больше информации о камере QuickLogic 3.1 Мпикс. с платой BeagleBone, включающей файлы разработки и ПО: http://www.quicklogic.com/solutions/reference-designs/ti-sitara-beaglebone-camera-cape/

 

Возможности:

  • Поддержка камер до 5 Мпикс. с частотой 10 кадров/сек. с DMA;
  • Частота до 30 кадров/сек. при разрешении VGA (640х480);
  • Снижает потребляемую мощность системы до 150 мВт;
  • Простое ПО для OEM 6х6 non-HDI;
  • Это пример реализации подсистемы, включающий схемы, BOM, gerber-файлы и другие файлы разработки.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Функция упрощённого секвенсирования питания процессоров AM437x семейства Sitara делает гибким процесс разработки системы питания. Данная реализация базового проекта представляет собой оптимизированное с точки зрения количества использованных компонентов решение дискретной системы питания для процессоров AM437x с минимальным количеством дискретных ИС и базовым набором функций. Данное решение представляет собой начальную систему дискретного питания, которую можно расширить за счёт дополнительных функций и возможностей процессоров AM437x.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Упрощённое, оптимизированное с точки зрения количества использованных компонентов решение системы дискретного питания для процессоров AM437x семейства Sitara
  • Процессоры AM437x имеют интегрированный LDO, благодаря наличию которого смягчаются требования к секвенсированию питания процессоров
  • Системы без функции управляемого отключения получат от неё заметные преимущества, так как интегрированный LDO постоянно обеспечивает секвенсирование напряжений питания VDDS и VDDSHVx при включении / выключении
  • Понижающий преобразователь TLV62565 генерирует напряжения питания 3,3 В, а TLV62080 генерирует напряжения питания 1,1 В
  • Два регулятора с малым падением напряжения (LDO) TLV702xx генерируют напряжения питания 1,5 В и 1,8 В
  • Контроллер напряжения TLV803M удерживает процессор в состоянии сброса до тех пор, пока все шины напряжения не перейдут в рабочий режим, а также переводит процессор в данный режим в случае потери входного питания
  • Данный проект был протестирован и включает в себя схему электрическую принципиальную, перечень элементов, руководство по проекту и тестовые данные

Документация:
  • Схемотехника
  • BOM
Описание:

Эта реализация режима низкого потребления энергии демонстрирует энергопотребление менее 0,1 мВт при сохранении поддержки регенерации памяти LPDDR2 ~1,6 мВт.

Решение состоит из процессора AM437x Sitara, памяти LPDDR2 и контроллера питания TPS65218. Оно оптимизировано для нового режима сохранения энергии совместно с поддержкой унаследованных режимов низкого энергопотребления.

Энергопотребление процессора минимизируется за счет полного отключения питания процессора, за исключением питания часов реального времени (RTC). Переход системы во включенное состояние может быть реализован с помощью одного интерфейсного сигнала (PMIC_PWR_EN), запрограммированного для регистра PMIC.

Возможности:

  • Режим ожидания для RAM с низким энергопотреблением:
    • AM437x в режиме RTC-only,
    • TPS65218 в состоянии ожидания,
    • саморегенерация LPDDR2;
  • Система может вернуться в состояние, которое было до включения ожидания
  • Потребление энергии в режиме RTC-only:
    • AM43x + TPS65218: < 0,1 мВт,
    • 2 ГБ LPDDR2 (тип.): 1,6 мВт;
  • События для перехода в/из режима ожидания:
    • программирование регистров RTC,
    • установка времени пробуждения RTC;
  • События возобновления работы:
    • срабатывание пробуждения RTC,
    • нажата кнопка PMIC или подача переменного напряжения;
  • Время возобновления работы:
    • задержка включения аппаратной части < 300 мсек.,
    • восстановление программного обеспечения в предшествующее ожиданию состояние < 1 сек. (в зависимости от используемого ПО);
  • Это решение протестировано и содержит схемы, BOMи руководство по разработке.

Документация:
  • Схемотехника
  • BOM
  • Топология платы

Сравнение позиций

  • ()