forward

Анализаторы Спектра

Описание:
The electrical performance of data converters depends on the cleanliness of their supply voltages. Linear regulators (LDOs) are commonly used but have low efficiency and high power loss, which is unsuitable for portable applications. Using a switch mode power supply (SMPS) instead, such as the TPS62231 and TPS62237, is a cost-effective and efficient power supply solution. Such a solution does not degrade the performance of the 12-bit ADS540x family of analog to digital converters (ADCs) and does not waste excessive power. The test report shows the Signal to Noise Ratio (SNR) and Spurious-Free Dynamic Range (SFDR) comparisons between the two power supplies, which demonstrate the same performance.

Возможности:

Efficiency increase from 47% to 83% Input current reduced from 620 mA to 350 mA No linear regulators (LDOs) required to cleanly power ADC 12-bit performance maintained Smaller DC/DC solution size than LDOs Supports 5-V input

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
Using the THS3091 high voltage, low distortion current-feedback op amp, this reference design showcases the technique and the benefits of configuring multiple op-ampsin a load sharing configuration when driving high voltage signals into heavy loads. Supported by a full scale application report, the design can be easily adjusted for a given application.

Возможности:

15V supply voltage Up to 24VPP output swing Third-Harmonic Distortion of 32dBc when driving a 20VPP, 70MHz sine wave into a 100Ω load (double-terminated 50Ω cable) Second-Harmonic Distortion of 38dBc when driving a 20VPP, 70MHz sine wave into a 100Ω load (double-terminated 50Ω cable) High Current Drive Capability (up to 400mA with two THS3091 op amps) This reference design has been lab tested and is supported with design files and a design guide

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:
Reference Design for a Low Power Fully Differential Programmable Gain Amplifier using the TI OPA2683 Low Power Dual Current Feedback Amplifier. This design guide reviews some of the design challenges necessary to create such a circuit. The design guide reviews the results and provides some recommendations for using/designing a Low Power FDA PGA.

Возможности:

Low Power Fully Differential Amplifier Low Power Programmable Gain Amplifier Wide Bandwidth Relative to High Gain +/-5V supply voltage Gains of 2, 21, 50, and 70 V/V This reference design has been lab tested and is supported with design files and a design guide

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Благодаря использованию операционных усилителей LMH6629 и OPA684 в данном базовом проекте решаются проблемы со сложностями и ограничениями разработки схем многоступенчатых усилителей с высокими коэффициентами усилениями. Благодаря наличию полноценного описания, которое включает в себя теоретический материал, симуляции, дизайн печатной платы и средства отладки, данный проект может быть с лёгкостью настроен для конкретного применения.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Высокий коэффициент усиления по напряжению – до 120000 В/В
  • Широкая полоса пропускания – плоская полка в диапазоне частот 100 кГц – 4 МГц при коэффициенте усиления 120000 В/В
  • Работа от низкого напряжения питания (+/-2,5 В)
  • Малое количество используемых компонентов
  • Данный базовый проект был протестирован в лабораторных условиях и включает в себя файлы проекта и описание

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Тестирование
Описание:
This reference design is a guide to the schematics and layout for the system designer using a GSPS ADC in their system. Use this reference design along with the datasheet — the datasheet is always the final authority. Also, the ADC1xDxxxx(RF)RB Reference Board provides a useful reference design. All design source files for the Reference Board as well as the CAD/CAE symbols for the ADC are available on the product web page or TI-Designs for download. For the purpose of this document, ADC or GSPS ADC refers to the ADC12D1800RF, ADC12D1600RF, ADC12D1000RF, ADC12D800RF, ADC12D500RF, ADC12D1800, ADC12D1600, ADC12D1000, ADC10D1500, ADC10D1000, ADC12D1600QML, and ADC10D1000QML.

Возможности:

Analog Input, clock input and Power design issues are discussed Layout concerns on synchronisation of multiple devices Understand the key care abouts of GSPS ADC schematic and layout design Examples are provided in the form of the design layout files

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TSW1265EVM is an example design of a wideband RF to digital dual receiver solution capable of digitizing up to 125MHz of spectrum. The system provides a reference on how to use the ADS4249, LMH6521, LMK0480x, and a dual mixer to achieve this. This reference EVEM coupled with a capture card such as the TSW1400 can be used to capture and analyze narrow band and wideband signals. Instructions are provided on how to change the LO and IF frequencies for different application needs. The TIDA-00073 was implemented with hardware from the TSW1265EVM.

Возможности:

Complete RF to digital wideband receiver solution Up to 125MHz of contiguous signal bandwidth RF Input from 1700M to 2200M (mixer dependent - may be swapped within mixer family) On board DVGA for gain control Easy evaluation platform with TSW1400 and HSDC Pro analysis software

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This reference design shows the ability of the high-speed amplifier, LMH6554, to perform single-ended to differential conversion to drive high-speed analog-to-digital converters (ADCs) while maintaining excellent noise and distortion performance. Performance versus input frequency is shown for both AC and DC coupled applications while interfaced to the ADS4449 quad, 250-MSPS, 14-bit ADC. Various options for common-mode voltages, power supplies, and interfaces are discussed and measured to meet the requirements of a variety of applications. Anti-aliasing filter examples are shown along with the performance improvements that they provide.

Возможности:

High-speed single-ended to differential conversion while maintain excellent performance System performance results for LMH6554 driving ADS4449 SFDR > 82 dBFs, SNR > 71 dBFS in first Nyquist zone SFDR > 80 dBFs, SNR > 68 dBFS in second Nyquist zone Examples of both AC and DC coupled interfaces Demonstrates anti-aliasing filter design and performance gains Amplifier power supply design considerations for best performance are discussed

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В данном базовом проекте демонстрируется способность высокоскоростного THS4509 производить преобразование несбалансированного сигнала в дифференциальный для управления высокоскоростными аналого-цифровыми преобразователями (АЦП) при сохранении превосходных характеристик по шумам и искажениям. Демонстрируются зависимости характеристик от частоты входного сигнала для приложений как с фильтрацией постоянной составляющей, так и без неё при сопряжении с четырёхканальным 14-битным АЦП ADS4449 с частотой выборок 250 MSPS. Для соответствия требованиям широкого ряда приложений приводятся различные варианты синфазных напряжений, источников питания и интерфейсов. Также приводятся примеры сглаживающих фильтров наряду с указанием улучшений характеристик системы, которые они вносят.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Высокоскоростное преобразование несбалансированного сигнала в дифференциальный при сохранении превосходных характеристик
  • Характеристики системы при управлении ADS4449 со стороны THS4509:
    • первая зона Найквиста: динамический диапазон, свободный от паразитных составляющих (SFDR) – свыше 77 дБ в полной мощности сигнала (dBFs); отношение «сигнал-шум» (ОСШ) – свыше 71 dBFs;
    • вторая зона Найквиста: SFDR – свыше 69 dBFs; ОСШ – свыше 67 dBFs
  • Примеры интерфейсов с фильтрацией постоянной составляющей и без неё
  • Примеры сглаживающих фильтров наряду с указанием улучшений характеристик системы
  • Указываются особенности дизайна источника питания усилителя для достижения наилучших характеристик системы

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Данный проект призван помочь системным разработчикам в понимании компромиссов и оптимизации реализации управления АЦП со скоростями передачи данных свыше 1 Гбит/с с использованием балуна для применений с высокой пропускной способностью. Под упомянутыми компромиссами понимаются конструкция балуна, вносимые потери, динамические характеристики, возможность изменения конфигурации и простота реализации. Топология и трассировка играют критически важную роль в оптимизации работоспособности системы, поэтому данные проекты позволят уменьшить циклы разработки.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Упрощает системный дизайн
  • Делает понятными режимы работы АЦП
  • Измеренные характеристики системы
  • Используется ряд балунов с высокой пропускной способностью
  • Демонстрирует вносимые компромиссы в зависимости от выбранного режима
  • Демонстрируется оптимизированная трассировка

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
JESD204B links are the latest trend in data-converter digital interfaces. These links take advantage of high-speed serial-digital technology to offer many compelling benefits including improved channel densities. This reference design addresses one of the challenges of adopting the new interface: understanding and designing the link latency. An example achieves deterministic latency and determines the link latency of a system containing the Texas Instruments LM97937 ADC and Xilinx Kintex 7 FPGA.

Возможности:

Guarantee deterministic latency across the JESD204B link Understand the tradeoff between link latency and tolerance to link delay variation Use a formulaic and procedure-based approach to design the link latency Implement a JESD204B link using Texas Instruments' ADC16DX370 or LM97937 ADC and a Xilinx Kintex 7 FPGA

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Применение методов выравнивания – это эффективный способ компенсирования потерь в канале передачи по последовательному интерфейсу JESD204B в преобразователях данных. В данном базовом проекте использован ADC16DX370, сдвоенный 16-битный аналого-цифровой преобразователь (АЦП) на 370 MSPS, в котором используется метод выравнивания с ослаблением для подготовки последовательных данных для передачи со скоростью 7,4 Гбит/с. У пользователя существует возможность оптимизировать ослабление (DEM) и размах выходного напряжения (VOD) выходного драйвера, чтобы эти параметры канала находились в обратно пропорциональной зависимости. Эксперименты показывают чистый приём сигнала на расстоянии 20 дюймов с использованием материала FR-4.

Возможности:

  • Позволяет добиться высокоточной работы последовательного интерфейса JESD204B с учётом использования недорогих материалов печатной платы
  • Дает возможность прийти к пониманию ограничений, которые накладывают каналы с потерями, и освоить методы выравнивания для снятия этих ограничений
  • Использовать выверенный подход к оптимизации параметров выравнивания ADC16DX370
  • Базовый проект протестирован и включает в себя отладочный модуль, конфигурационное программное обеспечение и руководство пользователя

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:
Low cost, high performance clocking solution for GSPS data converters. This reference design discusses the use of a TRF3765, a low noise frequency synthesizer, generating the sampling clock for a 4 GSPS analog-to-digital converter (ADC12J4000). Experiments demonstrate data sheet comparable SNR and SFDR performance.

Возможности:

Frequency ranges from 300MHz to 4.8GHz Low noise VCO ~ 133dBc/Hz Low jitter: 0.35ps This reference design is tested and includes an evaluation board, configuration software and User's Guide

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

TIDA-00374 – референс-дизайн, использующий наномощный таймер Texas Instruments, ультрамалопотребляющую беспроводную микроконтроллерную платформу SimpleLink™ и технологию зондирования влажности для демонстрации сверхнизкого потребления при использовании определенной скважности в работе датчиков конечных узлов. Использование этих технологий ведет к экстремально долгой длительности жизни батарей: более 10 лет при использовании стандартной литиевой дисковой батареи CR2032. TI дизайн включает в себя технологии проектирования систем, детальные результаты тестов, а также другую необходимую информацию по проекту.

Возможности:

Возможности:

  • Использование наномощного системного таймера для периодического с определенной скважностью получения результатов измерений, что позволяет использовать стандартные литиевые батареи более 10 лет
  • Настраиваемый интервал пробуждения системы
  • Экстремально низкий остаточный ток (183 nA в течение 59.97 sec.)
  • Ультранизкий ток в открытом состоянии благодаря низкой активности процессора и малым токам радиопередачи (4.04 mA в течение 30 ms)
  • Точность измерений относительной влажности ±2%
  • Точность измерения температуры ±0.2°C

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Широкополосные радиочастотные приемники позволяют значительно расширить возможности радиоаппаратуры. Широкая полоса пропускания позволяет гибко настраивать каналы без внесения изменений в аппаратную часть, а так же принимать несколько каналов на разных частотах одновременно.

Данное типовое решение – широкополосный радиочастотный приемник с АЦП с частотой дискретизации 4 Гвыб./с, дифференциальным усилителем с частотой пропускания от 0 до 8 ГГц. Данный дифференциальный усилитель позволяет работать с низкочастотным сигналом, вплоть до постоянного тока, что невозможно при использовании согласующего трансформатора.

 

Возможности:

  • Типовое решение с полосой пропускания 2 ГГц
  • Поддерживает работу с постоянным током
  • Поддерживает несимметричный и дифференциальный вход
  • Решение включает в себя полноценную систему тактирования и питания

Документация:
  • Схемотехника
  • BOM
Описание:

В проекте системного уровня показано, как можно синхронизировать друг с другом два отладочных модуля (EVM) с помощью платформы VC707 от Xilinx. В документации данного проекта описываются необходимые аппаратные изменения и конфигурации устройств, включая схему тактирования. Для каждого EVM приводятся примеры файлов конфигурации. Описана прошивка FPGA, а также приведены соответствующие параметры конфигурации IP-блока от Xilinx. Продемонстрированы и проанализированы данные, снятые с актуального аппаратного обеспечения, согласно которым достигнута синхронизация в пределах 50 пс без использования особых кабелей или откалиброванных задержек распространения сигнала.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Демонстрация типовой радиолокационной подсистемы с фазированными решётками с синхронизацией АЦП с частотами выборки более 1 GSPS с интерфейсом JESD204B
  • Детально описывается применение тактового решения LMK04828
  • По результатам тестов достигнута синхронизация в пределах 50 пс без использования особых кабелей или откалиброванных задержек распространения сигнала
  • Описывается разработка прошивки Xilinx для получения клиентами полного понимания требований
  • Данная подсистема протестирована и включает в себя примеры файлов конфигурации

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В базовом проекте ADC12D1600RFRB представлена платформа для демонстрации применения высокоскоростного оцифровывающего устройства, которое имеет функции генерирования тактового сигнала, управления питанием и обработки сигнала. В данном базовом проекте используются устройство ADC12D1600RF с частотой выборок 1,6 GSPS, интегрированная ППВМ семейства Virtex 4 от Xilinx и высокопроизводительный синтезатор тактовых сигналов LMX2531 для соответствия системным требованиям высокоскоростного оцифровывающего устройства с эффективным разрешением 9 бит.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • 2 канала аналого-цифрового преобразования с частотой выборок 1 GSPS
  • Эффективное разрешение свыше 9 бит в широком диапазоне частоты входного сигнала
  • Прототип бюджетного двухканального высокоскоростного оцифровывающего устройства для тестовых и измерительных систем

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

TIDA-00484 – референс дизайн на основе системного таймера со сверхнизким энергопотреблением, повышающего преобразователя, суб-1 ГГц беспроводного микроконтроллера SimpleLink со сверхнизким энергопотреблением и датчиком влажности. Дизайн демонстрирует способ высокоэффективных измерений, обеспечивающих чрезвычайно долгую работу от батарейки. Дизайн включает в себя материалы по проектированию системы, подробные результаты испытаний и дополнительную информацию для быстрого создания готового решения. 

Возможности:

  • Системный таймер со сверхнизким энергопотреблением, обеспечивающий работу устройства более десяти лет от батарейки CR2032;
  • Программируемый интервал пробуждения устройства;
  • Чрезвычайно низкий ток в закрытом состоянии ключа (270 нА в течении 59,97 сек.);
  • Ультранизкий ток в открытом состоянии ключа при низкой активности процессора и радиопередатчика (3,376 мА в течении 30 мс);
  • Точность измерения относительной влажности ±2%;
  • Точность измерения температуры ±0,2 °C.

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Проект TIDA-00493 от TI представляет собой усилительное звено с постоянным коэффициентом усиления, предназначенное для точного измерения входов по напряжению и току с малыми амплитудами сигналов в широком динамическом диапазоне с использованием SAR-АЦП для приложений с измерениями электрической мощности. Например, данный проект способен точно измерить низкоамплитудное переменное напряжение на делителях напряжения и токовых трансформаторах или выход датчиков тока с разъёмным магнитопроводом с амплитудой 333 мВ.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Усилительное звено с постоянным коэффициентом усиления на базе операционного усилителя для измерения входов по напряжению и току с выходом, совместимым с входным диапазоном ADS8688: ±2,56 В, ±5,12 В и ±10,24 В
  • Доступные конфигурации:
    • вход по напряжению с делителем напряжения с импедансом свыше 1 Мом (не требуется внешний трансформатор);
    • интерфейс для датчиков тока с выходом по переменному напряжению с амплитудой 333 мВ;
    • вход вторичной обмотки токового трансформатора с резистором нагрузки: несбалансированный и дифференциальный
  • Встроенный программируемый источник опорного напряжения для приложений с измерениями несбалансированных сигналов

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

TIDA-00517 представляет собой полноценный проект управления обыкновенным вентилятором с использованием минимального количества компонентов. В состав данного проекта входит температурный выключатель TMP302, который детектирует перегрев в персональной электронике, промышленных ПК, распределителях питания и других приложениях, в которых для управления температурой используются вентиляторы. Данный простой проект можно модифицировать для вентиляторов с другими напряжениями, благодаря чему он подходит для широкого ряда применений.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Один температурный выключатель для активации вентилятора
  • Гибкий дизайн, который может работать со многими напряжениями вентиляторов
  • Малое количество используемых компонентов и низкая стоимость

Возможность заказа
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This board allows the LMH5401 to be used as a low gain amplifier or as an attenuator.

Возможности:

DC coupled Minumum gain of 0.5V/V Split Supply voltage 6 GHz Bandwidth

Документация:
  • Схемотехника
  • BOM
Описание:

В базовом проекте сверхмобильного спектрометра в ближней инфракрасной области (БИК) используется технология DLP от Texas Instruments в связке с одноэлементным детектором на основе арсенида галлия-индия (InGaAs) для проведения высококачественных измерений в переносном исполнении, которое является более доступным, чем архитектуры, в которых используются дорогостоящие детекторы с массивом InGaAs-элементов, или хрупкие вращающиеся решётчатые архитектуры. Данный базовый проект поддерживает Bluetooth low energy для проведения измерений в мобильных лабораториях портативными спектрометрами для таких применений, как пищевая промышленность, сельское хозяйство, фармацевтика, нефтехимия и многие другие. С помощью процессора Tiva от TI возможно использовать базы данных из облачного хранилища посредством сотовых сетей для проведения эквивалентного лабораторному анализа в режиме реального времени, что позволит создавать решения анализа пищи или кожи, а также носимые устройства мониторинга здоровья. Разработчики также могут создавать собственные банки данных и проводить их анализ посредством инновационных приложений для iOS и Android.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Получает данные о спектре в диапазоне длин волн от 900 нм до 1700 нм менее, чем за 1 секунду, с отношением «сигнал-шум» (ОСШ) более 6000:1
  • Дизайн одноэлементного детектора на основе InGaAs позволяет получить мощный световой поток, а также более доступное решение по сравнению с массивами InGaAs-элементов
  • Bluetooth Low Energy для поддержки беспроводной передачи спектральных данных на любое мобильное устройство
  • Программируемая фильтрация по длинам волн позволяет получать данные с постоянным ОСШ, проводить оперативную регулировку длины волны и разрешения, а также использовать хемометрические алгоритмы
  • Высокое разрешение получения спектра (до 1824 точек данных)
  • Надёжный дизайн на базе МЭМС избавляет от необходимости в решётках или зеркалах для портативного оборудования

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Тестирование
Описание:
This design is a 9.8-GHz wideband, low-phase noise, integrated continuous wave (CW) RF signal generator with versatile spur reduction technique. The output level can be programmed from -32 dBm to 14.5 dBm in 0.5-dB steps. This signal generator can be used as local oscillator for applications, such as analog and vector signal generator, and can also be used as a clock generator for RF ADCs. The TIDA-00626 can be controlled from any PC via the TI USB2ANY interface and also using the microcontroller MSP430F5529 launch pad.
Возможности:

Integrated wideband frequency synthesizer with output range of 0.02 GHzto 9.8 GHz Excellent phase-noise performance; synthesizer phase noise at 6 GHz, -110 dBc/Hzat 100-KHz offset, -132 dBc/Hzat 1-MHz offset Low-noise synthesizer, in-band spurs (-75 dBc) Programmable output level 14.5 dBm to -32 dBm, 0.5-dB steps Versatile boundary spurs reduction using LMK61E2

Документация:
  • Схемотехника
  • BOM
Описание:
A wideband single-ended to differential conversion reference design in both DC- and AC- coupled applications is presented. The design evaluates the performance of the LMH5401 and LMH6401 cascade and offers insight into the design.

Возможности:

4.5GHz bandwidth with 30dB maximum total voltage gain Digitally-controlled gain range of 32dB in 1dB steps 50-Ω Input DC- or AC-coupled single-ended to differential conversion Output IP3 at RL = 200Ω: 40dBm at 500MHz 33dBm at 1GHz Output common-mode control capability: VMID ±0.5V Compact design ideal for portable application with PD = 645mW

Документация:
  • Схемотехника
  • BOM
Описание:
This board cascades two LMH5401 or LMH3401 amplifiers for more gain or more DC common mode shift.

Возможности:

DC coupled Two LMH5401 (0r 3401) amplifiers Independent supplies for each amplifier Up to 8 GHZ Bandwidth Gain to 20dB or higher Single or split supply

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Недорогой и гибкий инспектор напряжения, используемый в качестве опорного напряжения для проверки состояния батарей. Решение может быть также использовано для контроля напряжения шин питания в приложениях, требующих точного питания нескольких шин.

Источники опорного напряжения ультранизкой мощности от TI снижают общее энергопотребление системы при сохранении невысокой стоимости BOM.

Тестирование и отображение напряжения батареи служит примером того, насколько легко это может быть выполнено и реализовано в аналогичных приложениях.

Возможности:

  • Шунтирующий регулятор ATL431 обеспечивает регулирование напряжения с минимальным током потребления (60 мкА);
  • Повышающий преобразователь TLV61225 позволяет питать схему от батареи АА (вход от 0,8 В до 3,3 В);
  • Подстроечные резисторы позволяют настраивать несколько шин для контроля;
  • Низкая стоимость разработки супервизора напряжения;
  • Плата помещается на обратную сторону держателя для одной батареи АА;
  • Не требует прошивки и программного обеспечения.

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
Описание:
This reference design discusses the use and performance of the Ultra-Wideband, Fixed-gain high-speed amplifier, the LMH3401 to drive the high-speed analog-to-digital converter (ADC), the ADS54J60 device. Different options for common-mode voltages, power supplies, and interfaces are discussed and measued, including AC-coupling and DC-coupling, to meet the requirements of a variety of applications.
Возможности:

Low noise, 16-dB Gain Amplifier Dual High Speed ADC AC and DC coupling Complete clocking solution Tested Reference design that includes an evaluation board, configuration software, and User's Guide

Документация:
  • Схемотехника
  • BOM
Описание:

Разработка представляет собой часть аналогового внешнего интерфейса осциллографа для входной нагрузки 50 Ом. Разработчики могут легко использовать эту платформу оценки для обработки входных сигналов постоянного напряжения до 2 ГГц в частотной и временной области применения.

Возможности:

  • Вход 50 Ом, аналоговый внешний интерфейс с входной пропускной способностью сигнала до 2 ГГц;
  • Система ENOB от 6 до 8 бит достигается с этими цепочками сигналов;
  • Поддерживается максимальный входной сигнал ± 3 В, с возможностью выбора настроек входа переменного или постоянного напряжения;
  • Функция коррекции смещения постоянного напряжения доступна в режиме ввода постоянного напряжения;
  • Коррекция смещения постоянного питания в режиме поддержки постоянного входного напряжения;
  • Три регулируемые амплитуды входного напряжения при условии интерфейсного П-аттенюатора: 1:1, 2:1 и 5:1;
  • Низкий уровень шума, высокопроизводительный дифференциальный усилитель (LMH5401) используется для единого дифференциального преобразования;
  • Высокопроизводительный усилитель с цифровым управлением и переменным коэффициентом усиления (LMH6401) программируется от 26 дБ до -6дБ с шагом 1 дБ для поддержания полного ввода в АЦП 12-бит ADC12J4000, работающий на 4GSPS для выборки входных сигналов;
  • Решение поддерживает напряжение +5 В от адаптера питания или +12 В через внутренний разъем FCM.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TIDA-01015 is a clocking solution reference design for high speed direct RF sampling GSPS ADCs. This design showcases the significance of the sampling clock to achieve high SNR for 2nd Nyquist zone input signal frequencies. ADC12J4000 is a 12-bit, 4-GSPS RF sampling ADC with 3-dB input bandwidth of 3.2 GHz capable of capturing signals up to 4 GHz. This design highlights a clocking solution for the ADC12J4000 using TRF3765, to achieve high SNR performance at high input frequencies used in applications such as digital storage oscilloscopes (DSO) and wireless testers.
Возможности:

12-bit, 4-GSPS RF sampling ADC clocking solution Up to 4-GHz input signal capture capability JESD204B compliant low-phase noise clocking solution for RF sampling ADC

Документация:
  • Схемотехника
  • BOM
Описание:
TIDA-01016 is a clocking solution for high dynamic range high speed ADC. RF input signals are directly captured using the RF sampling approach by high speed ADC. TheADC32RF45 is a dual- channel, 14-bit, 3-GSPS RF sampling ADC. The 3-dB input bandwidth is 3.2 GHz, and it captures signals up to 4 GHz. This design showcases the clocking solution using the LMX2582, to achieve the best SNR performance of ADC32RF45 at higher input frequencies used in microwave backhaul applications.
Возможности:

3 GHz low-phase noise clocking solution for RF sampling ADC with >51 dB SNR @ 3.65 GHz input 4GHz high frequency input signal capture capability Large signal bandwidth, high dynamic range RF sampling receiver solution

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01017 reference design demonstrates the performance of a clocking solution for a high speed multi-channel system, analyzed by measuring the channel to channel skew for the entire input frequency range of the RF sampling ADC. Channel to channel skew is critical for phased array radar and oscilloscope applications. The ADC12J4000 is a low power, 12-bit, 4-GSPS RF-sampling analog to digital converter (ADC) with a buffered analog input, integrated digital down Converter, features a JESD204B interface, and it captures signals up to 4GHz. This design showcases the clocking solution using the LMK04828, to achieve the synchronization between multiple ADC12J4000 signal chains using synchronized SYSREF.
Возможности:

Synchronization of multi-channel high speed ADCs RF sampling ADC clocking solution 4GHz high frequency input signal capture capability Low-phase noise clocking solution for RF sampling ACC

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01346 design uses two LMX2594 synthesizers in combination to produce lower noise than is possible with just one. By combining the output of two synthesizers that are in phase, a theoretical 3 dB phase noise benefit is possible due to the output power being 6 dB higher while the noise power is only 3 dB higher. The LMX2594 is an ideal synthesizer for this application as it has a SYNC feature that allows it to have deterministic and repeatable phase as well as a programmable phase that can be used to correct for any phase error due to trace mismatches or any other factors.
Возможности:

3 to 12.5 GHz Output Frequency 40-fs rms Jitter at 9GHz (100 Hz to 100 MHz)

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
The TIDA-01410 reference design uses two LMX2594 synthesizers to produce two outputs that are both coherent and adjustable in phase. Phase coherent outputs are useful for interleaving data converters and also for beam steering applications. This reference design has identical routing for both synthesizers so that it is easy to measure the phase between them.

Возможности:

Two outputs with coherent and adjustable phase Output frequency from 10 MHz to 15 GHz High output power

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This small, efficient and flexible power supply for NXP™ IMX7 series application processors reference design demonstrates a complete power solution for iMX7 processors. This simple solution uses just five DC/DC converters and one sequencer IC to power the iMX7 very cost-effectively. This TI Design supports numerous industrial applications and any application that requires a small, high efficiency and flexible power supply solution.
Возможности:

3.3 V to 5.5 V Input Voltage Range DCS-Control™ Topology for Fast Transient Response High Efficiency and Low Quiescent Current Automatic Power Save Mode for Light Load Efficiency TLV6208x Family approach for Low-Cost Solutions

Документация:
  • Схемотехника
  • BOM
Описание:

SimpleLink™ Bluetooth®Smart CC2650 uTag (или microtag) – это ультракомпактное решение для семейства устройств SimpleLink CC26xx. Решение подходит для приложений Интернета Вещей (IoT), требует минимум места на плате и может использоваться в модулях Bluetooth® Smart, в медицинском оборудовании и беспроводных датчиках окружающей среды для домашней автоматизации.

 

Возможности:

  • Ультракомпактные размеры платы;
  • Встроенный акселерометр и температурный датчик;
  • Миниатюрный антенный чип;
  • Создан для разработки устройств Bluetooth Smart.

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Емкостные сенсорные дисплеи, как правило, представляют более высокое качество и большие возможности для пользователей, чем традиционные дисплеи с резистивной сенсорной панелью. Этот референс дизайн показывает, как подключить емкостной сенсорный дисплей к процессору Sitara AM437x. Дисплей имеет встроенный контроллер сенсорной панели, который подключается к AM437x по интерфейсу I2C.

 

Возможности:

  • Цветной 7-дюймовый TFT LCD дисплей с емкостной сенсорной панелью;
  • WVGA 800x480 разрешение пикселей с 24-битным RGB интерфейсом;
  • LCD интерфейс, подключенный к встроенному DSS (Display Sub-System) Sitara AM437x процессора;
  • Емкостная сенсорная панель подключена к процессору Sitara AM437x по интерфейсу I2C;
  • 27 белых светодиодов для подсветки, управляются ШИМ контроллером TPS61081;
  • Необходимое питание для ЖК-дисплея обеспечивается линейным стабилизатором  TPS65105;
  • Полная опорная подсистема с принципиальной схемой, BOM, проектные файлы и руководство пользователя.

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:
The Sitara AM437x simplified power sequence feature provides flexibility to power designers. This reference design implementation is a BOM-optimized discrete power solution for the AM437x processor with a minimal number of discrete ICs and basic feature set. The solution represents a baseline of a discrete power solution that can be extended for additional features and capabilities of the AM437x processor.

Возможности:

Simplified, BOM-optimized discrete power solution for the Sitara AM437x processor. AM437x includes an integrated LDO that simplifies processor power sequencing requirements. Systems without controlled power down can greatly benefit from this feature since the integrated LDO always ensures power up/down sequencing is met for VDDS and VDDSHVx supplies The TLV62565 step down converter provides the 3.3 volt supply and the TLV62080 provides the 1.1 volt supply. Two TLV702xx low drop out regulators (LDOs) provide the 1.5-V and 1.8-V supplies. TLV803M voltage supervisor keeps the processor in reset until all rails are operational and to reset the processor when input power is lost. This design is tested and includes schematics, BOM, design guide, and test data.

Документация:
  • Схемотехника
  • BOM
Описание:

Устройства K2E требуют секвенсирования источников питания в определённом порядке. В данном проекте продемонстрирован метод секвенсирования питания для многоядерных процессоров семейств 66AK2Ex и AM5K2Ex с архитектурой KeyStone II  на базе ARM + ЦСП и только ARM с использованием UCD9090. UCD9090 представляет собой 10-шинное устройство секвенсирования и отслеживания питания с адресацией с интерфейсами PMBus / I2C. UCD9090 обеспечивает как секвенсирование, так и распределение по времени включения источников питания. В данном проекте демонстрируется конкретный пример реализации секвенсирования питания для платформы отладочного модуля K2E.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Базовая реализация секвенсирования источников питания для систем на кристалле (SoC) 66AK2Ex и AM5K2Ex
  • В данном проекте используется UCD9090 для секвенсирования и отслеживания источников девяти шин напряжения питания
  • В данном проекте используется программное обеспечение Fusion Digital Power Designer для настройки и программирования UCD9090
  • Полноценный базовый проект системы со схемой электрической принципиальной, перечнем элементов, файлами проекта и руководством по аппаратной части проекта, реализованный на платформе отладочного модуля K2E для тестирования и отладки

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Данное типовое решение - первый широкодоступный процессор со встроенным интерфейсом JESD204B и цифровым Front End’ом для разработчиков, использующих FPGA или ASIC для подключения к высокоскоростным преобразователям данных, с целью сокращения времени выхода на рынок, увеличения производительности, а так же значительного уменьшения стоимости, потребляемой мощности и размера конечного продукта. Подключение ADC12J4000 и DAC38J84 позволяет реализовать эффективные решения в приложениях тестирования, измерения и защиты.

 

Возможности:

  • Простая интеграция сигнального процессора и преобразователя данных через интерфейс JESD204B
  • Многоканальное решение с частотой дискретизации до 368Msps и полосой пропускания 150 МГц
  • Цифровой Front End для фильтрации и повышения или понижения частоты дискретизации
  • FFT/ iFFT преобразования с применением ускорителя FFTC
  • Решение оптимизировано для применения в приложениях тестирования, измерения и защиты
  • Широкополосное решение с интерфейсом JESD, включающее в себя DSP, платы АЦП и ЦАП, демонстрационное программное обеспечение, графический интерфейс пользователя для конфигурации и руководство по быстрому старту
  • Надежная платформа для демонстрации и разработки, включающая в себя три отладочные платы, схему, перечень компонентов, руководство пользователя, тесты производительности, программное обеспечение и примеры

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
For modern radar system developers currently using an FPGA or ASIC to connect to high speed data converters, who need faster time to market with increased performance and significant reduction in cost, power, and size, this reference design includes the first widely available processor integrating a JESD204B interface and Digital Front End (DFE) processing. Connecting to the ADC14X250 and DAC38J84 provides an efficient solution for avionics and defense applications such radar, electronic warfare, compute platforms and transponders.
Возможности:

Easy integration of signal processor to data converters over JESD204B Sampling of a single 100MHz channel, when connected to ADC14X250 DFE processing for filtering, down-sampling or up-sampling; FFTC hardware accelerator to offload compute-intensive 2D FFT operations, achieving low latency and high accuracy Wideband sampling with JESD attached signal processing solution including Digital Signal Processor (DSP), ADC and DAC boards, demo software, configuration GUIs and Getting Started Guide A robust demonstration and development platform including three EVMs, a deterministic latency card, schematic, BOM, user guide, benchmarks, software and demos

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
For wideband receiver system developers currently using FPGA or ASIC to connect High Speed data converters to a baseband processor, who need faster time to market with increased performance and significant reduction in cost, power, and size. This reference design includes the first widely available processor integrating a JESD204B interface and Digital Front End Processing (DFE). Connecting ADC32RF80 to DAC38J84 provides an efficient solution for avionics and defense, test and measurements and industrial applications.
Возможности:

Easy integration of signal processor to data converters over JESD204B Usable bandwidth of two 75MHz channels or a single 100MHz channel when connected to ADC32RF80 DFE processing for filtering, down-sampling or up-sampling: FFTC hardware accelerator to offload comput-intensive 2D FFT operation, achieving low latency and high accuracy Wideband sampling with JESD attached signal processing solution including Digital Signal Processor (DSP), ADC and DAC boards, demo software, configuration GUIs and getting started guide A robust demonstration and development platform including three EVMs, a deterministic latency card, schematic, BOM, user guide, benchmarks, software and demos

Документация:
  • Схемотехника
  • BOM
Описание:

Этот проверенный дизайн от TI представляет собой высокопроизводительную систему сбора данных (DAQ), использующую 18-битный АЦП SARADS8881 с частотой дискретизации 1 МГц. Конструкция оптимизирована для обеспечения низкого уровня шума и искажений для диапазона входного синусоидного сигнала 10 кГц. Это приводит к максимально возможному значению эффективного числа битов (ENOB) при общей потребляемой мощности менее 50 мВт.

В качестве драйвера входного сигнала для АЦП используется полностью дифференциальный THS4521, что обеспечивает чрезвычайно низкий уровень искажений, шума во всей полосе сигнала. Драйвер буфера использует комбинированный буфер, образованный THS4281 и OPA333, что позволяет получить требуемую производительность при низкой потребляемой мощности.

 

Возможности:

  • 18 бит, частота дискретизации 1 МГц;
  • Постоянное напряжение, переменное напряжение 10 кГц;
  • Оптимизация: ENOB;
  • Мощность: 50 мВт @ AVDD= 5 В;
  • Используется ADS8881 (18 бит, 1 МГц SARЦАП), THS4521 (Вход), OPA333 + THS4281 + REF5045 (Reference);
  • Это решение содержит: теорию, подбор компонентов, симуляцию TINA-TI, схему и макет печатной платы, проверку и измерение производительности, варианты модификации.

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Архитектура R-2R ЦАП имеет хорошие характеристики в части шумов и точности, но за счёт больших всплесков напряжения при смене кода. Данный проект преследует цель уменьшения всплесков напряжений, возникающих при особых изменениях кода в архитектуре R-2RЦАП. В данном проекте эти всплески уменьшаются, что делает возможным его применение в системах, чувствительных к всплескам напряжений (например, в генераторах формы сигналов).

Возможности:

  • 18-битный выход 0-5 В
  • Схема с R-2R ЦАП с уменьшением всплесков напряжений с помощью устройства хранения и выборки
  • Общая нескорректированная ошибка менее 0,15 % во всём диапазоне измерений
  • Интегральная нелинейность (INL) менее 2 наименьших значащих битов (LSB)

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В некоторых случаях осциллограф или логический анализатор не позволяют измерить очень низкий уровень шума. Данное решение позволяет усилить уровень шума на выходе тестируемого устройства до уровня, достаточного для измерения стандартными измерительными приборами. Основной особенностью данного решения является низкий собственный уровень шума и достаточная пропускная способность для измерения характеристик большинства устройств.

 

Возможности:

  • Тестовая схема для усиления шума выше порога чувствительности измерительного прибора
  • Полоса пропускания от 0.016 Гц до 443 кГц

Возможность заказа
  • Заказать BOM
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В данном проверенном проекте от TI реализована 16-битная 4-канальная система сбора данных с дифференциальными мультиплексированными входами и частотой выборок 400 KSPS для применения в промышленных системах с высоковольтными входами с напряжением ±20 В (межпиковая амплитуда 40 В). Данная схема реализована с использованием аналого-цифрового преобразователя (АЦП) с последовательным приближением (SAR), прецизионного аппаратного средства преобразования высоковольтного сигнала и 4-канального дифференциального мультиплексора (MUX). В данном проекте подробно описан процесс оптимизации прецизионной схемы высоковольтного аппаратного средства с использованием OPA192 и OPA140 для достижения отличных динамических характеристик вкупе с ADS8864.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • 4-канальная высоковольтная (±20 В) мультиплексированная система сбора данных
  • Частота выборок 400 KSPS (100 KSPS / канал)
  • Интегральная нелинейность (INL) ±1 наименее значащий бит (LSB)
  • Быстрое время установления сигнала на всех каналах во всём диапазоне измерений при разрешении 16 бит
  • Эффективное разрешение (ENOB) 14,2 бита

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Данный прецизионный испытанный проект TI представляет собой аппаратно компенсированную систему сбора данных с 3-Wire терморезистора, которая точно измеряет температуру от 0 до 100 °C. Входное и опорное напряжения находятся в ратиометрической конфигурации для уменьшения ошибок от шума и дрейфа и улучшения общей точности системы. Аппаратная реализация упрощается благодаря использованию ADS1247, в который интегрированы необходимые источники тока, программируемый усилитель и дискретно управляемый мультиплексор. Источники тока работают независимо друг от друга для минимизации несоответствия между двумя источниками. Для дальнейшего увеличения точности системы рекомендуется LDO с регулируемым выходом и высоким коэффициентом подавления пульсаций напряжения питания TPS7A4901 как замена установленному USB-источнику.

 

Возможности:

  • Измеряет температуру от 0 до 100 °C с помощью 3-Wire терморезистор
  • Решение с одним напряжением питания
  • Ратиометрическая конфигурация
  • Используется ADS1247 – 24-битный дельта-сигма АЦП

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В данном испытанном базовом проекте подробно описываются процесс разработки, результаты симуляций и практические примеры функционирования блока сбора 12-битных дискретных данных на базе ADS7042, оптимизированные для сверхмалопотребляющих и малогабаритных применений следующих 3 групп:

  • Группа применений № 1: 12 бит и 500 kSPS для мониторинга тока, мониторинга состояния батарей, электромиографии (ЭМГ), измерения импеданса кожи и носимых фитнес-устройств.
  • Группа применений № 2: 12 бит и 1 MSPSдля жёстких дисков, управления двигателями, датчиков угла поворота двигателя, оптических датчиков угла поворота и оптических модулей.
  • Группа применений № 3: 12 бит и менее 1 kSPS для датчиков крена, гироскопов, датчиков давления, температуры, газов, химических датчиков, измерений уровня глюкозы в крови, измерений низких напряжений (1,8-3,3 В, JESD8-7A) и измерений постоянного тока.
Возможности:

  • Представляет три реализации, оптимизированные для скоростных/ силовых/ высокоточных применений
  • Включает в себя теоретический материал, анализ подбора компонентов, симуляцию, схему электрическую принципиальную, трассировку печатной платы и результаты измерений для всех трёх реализаций
  • Включает в себя подробный теоретический материал, вычисления и симуляции схемы драйвера АЦП
  • Протестированный сверхмалопотребляющий (1 мВт) SAR-сбор 12-битных данных
  • Использован ADS7042 – самый маленький в мире 12-битный SAR-АЦП
 

Возможность заказа
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы

Сравнение позиций

  • ()