forward

Осциллографы (DSO)

Описание:

PMP11064 представляет собой базовый проект AC/DC-источника питания с высоким КПД, универсальным диапазоном переменного входного напряжения и выходом 20 В / 20 А. Для обеспечения основного выхода 20 В / 20 А используются ККМ в переходном режиме с чередованием фаз и последовательный резонансный LLC-преобразователь. Для генерирования вспомогательного выхода используется обратноходовой преобразователь с управлением на первичной стороне и контроллером с интегрированным полевым транзистором. При переменном входном напряжении низкого уровня и полной нагрузке КПД данного проекта достигает значения 91,2%. При переменном входном напряжении высокого уровня и полной нагрузке КПД данного проекта достигает значения 93,1%.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Источник питания мощностью 400 Вт с ККМ в переходном режиме с чередованием фаз и последовательным резонансным LLC-преобразователем
  • КПД 91,2% при переменном входном напряжении 120 В с частотой 60 Гц и полной нагрузке
  • КПД 93,1% при переменном входном напряжении 230 В с частотой 50 Гц и полной нагрузке
  • Габариты печатной платы 100 мм x 200 мм
  • К данному проекту прилагается отчёт о результате тестирований
  • Возможность организации задержки с временем более 20 мс

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

PMP11282 представляет собой базовый проект AC/DC-источника питания с высоким КПД, универсальным диапазоном переменного входного напряжения и выходом 24 В/ 17 А. Для обеспечения основного выхода 24 В/ 17 А используются ККМ в переходном режиме с чередованием фаз и последовательный резонансный LLC-преобразователь. В качестве вспомогательного источника питания используется обратноходовой преобразователь с управлением на первичной стороне и контроллером с интегрированным полевым транзистором. При переменном входном напряжении низкого уровня и полной нагрузке КПД данного проекта достигает значения 91,98%. При переменном входном напряжении высокого уровня и полной нагрузке КПД данного проекта достигает значения 94,61%.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Источник питания мощностью 410 Вт с ККМ в переходном режиме с чередованием фаз и последовательным резонансным LLC-преобразователем
  • КПД 91,98% при переменном входном напряжении 120 В с частотой 60 Гц и полной нагрузке
  • КПД 94,61% при переменном входном напряжении 230 В с частотой 50 Гц и полной нагрузке
  • Габариты печатной платы 125 мм x 225 мм
  • К данному проекту прилагается отчёт о результатах тестирований
  • К данному проекту прилагается отчёт о результатах тестирований на наведённые ЭМП

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

В системе управления питанием Artix7 используются силовые модули, линейные регуляторы и контроллеры PMBus для обеспечения основным и вспомогательным питанием всех узлов ПЛИС, включая DDR память. Графический интерфейс пользователя позволяет отслеживать напряжения и токи на шинах питания.

Возможности:

  • Решение оптимизировано для работы от источника питания 12 В;
  • 2 контроллера PMBus управляют в общей сложности 9 линиями питания;
  • Модули питания поддерживают до 6 А выходного тока;
  • Трансиверы питаются от LDO с низким уровнем шума;
  • Синхронная динамическая энергозависимая DDR память с произвольным доступом позволяет хранить пользовательские код и данные;
  • Протестированное решение.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Референс дизайн PMP9475 с входом 12 В обеспечивает все шины питания, необходимые для  питания системы Xilinx's Virtex® UltraScale FPGA в компактном, высокоэффективном решении. Этот дизайн использует несколько регуляторов напряжения PMBus Point-Of-Load компании TI для простоты проектирования/ конфигурации и телеметрии критических шин. Дизайн включает UCD90120A для гибкого определения последовательности включения и выключения питания, а также контроля напряжения, тока и допустимых рабочих напряжений через интерфейс PMBus.

 

Возможности:

  • Обеспечивает все шины питания, необходимые для Xilinx Virtex® UltraScale™ FPGA;
  • Модель оптимизирована для входного напряжения питания 12 В;
  • Определение последовательности включения и выключения питания;
  • PMBus интерфейс с предоставлением информации о выходным напряжением и токе;
  • Функция диапазона допустимых напряжений.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:
The electrical performance of data converters depends on the cleanliness of their supply voltages. Linear regulators (LDOs) are commonly used but have low efficiency and high power loss, which is unsuitable for portable applications. Using a switch mode power supply (SMPS) instead, such as the TPS62231 and TPS62237, is a cost-effective and efficient power supply solution. Such a solution does not degrade the performance of the 12-bit ADS540x family of analog to digital converters (ADCs) and does not waste excessive power. The test report shows the Signal to Noise Ratio (SNR) and Spurious-Free Dynamic Range (SFDR) comparisons between the two power supplies, which demonstrate the same performance.

Возможности:

Efficiency increase from 47% to 83% Input current reduced from 620 mA to 350 mA No linear regulators (LDOs) required to cleanly power ADC 12-bit performance maintained Smaller DC/DC solution size than LDOs Supports 5-V input

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Благодаря использованию высоковольтного операционного усилителя THS3091 с низким коэффициентом искажений и токовой обратной связью в данном базовом проекте демонстрируется способ и достоинства конфигурирования нескольких операционных усилителей в схему с разделением нагрузки при управлении высоковольтными сигналами для большой нагрузки. Благодаря наличию подробной инструкции по применению данный проект можно легко настроить под конкретное применение.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Напряжение питания 15 В
  • Межпиковая амплитуда выходного напряжения до 24 В
  • Коэффициент третьей гармоники 32 дБн при передаче синусоидального сигнала с межпиковой амплитудой 20 В и частотой 70 МГц на нагрузку с сопротивлением 100 Ом (кабель с двумя терминаторами с сопротивлением 50 Ом каждый)
  • Коэффициент второй гармоники 38 дБн при передаче синусоидального сигнала с межпиковой амплитудой 20 В и частотой 70 МГц на нагрузку с сопротивлением 100 Ом (кабель с двумя терминаторами с сопротивлением 50 Ом каждый)
  • Высокий выходной ток (до 400 мА при использовании двух операционных усилителей THS3091)
  • Данный базовый проект был протестирован в лабораторных условиях, и к нему прилагаются файлы проекта и руководство по проекту

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Базовый проект представляет собой решение малопотребляющего полностью дифференциального усилителя с программируемым коэффициентом усиления с использованием малопотребляющего двухканального усилителя с токовой обратной связью OPA2683 от TI. В руководстве по данному проекту описываются некоторые сложности, связанные с реализацией подобной схемы. Также в руководстве к данному проекту приводятся практические результаты и рекомендации по использованию / проектированию малопотребляющего полностью дифференциального усилителя с программируемым коэффициентом усиления.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Малопотребляющий полностью дифференциальный усилитель
  • Малопотребляющий усилитель с программируемым коэффициентом усиления
  • Большая полоса пропускания относительно высокого коэффициента усиления
  • Напряжение питания +/-5 В
  • Коэффициенты усиления: 2, 21, 50 и 70 В/В
  • Данный базовый проект был протестирован в лабораторных условиях, и к нему прилагаются файлы проекта и руководство по нему

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Благодаря использованию операционных усилителей LMH6629 и OPA684 в данном базовом проекте решаются проблемы со сложностями и ограничениями разработки схем многоступенчатых усилителей с высокими коэффициентами усилениями. Благодаря наличию полноценного описания, которое включает в себя теоретический материал, симуляции, дизайн печатной платы и средства отладки, данный проект может быть с лёгкостью настроен для конкретного применения.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Высокий коэффициент усиления по напряжению – до 120000 В/В
  • Широкая полоса пропускания – плоская полка в диапазоне частот 100 кГц – 4 МГц при коэффициенте усиления 120000 В/В
  • Работа от низкого напряжения питания (+/-2,5 В)
  • Малое количество используемых компонентов
  • Данный базовый проект был протестирован в лабораторных условиях и включает в себя файлы проекта и описание

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Данный базовый проект представляет собой руководство для системных разработчиков по схемотехнике и трассировке печатных плат с АЦП с частотами выборок свыше 1 GSPS. Используйте данный базовый проект вместе с технической документацией – последняя всегда является истиной в последней инстанции. Кроме того, базовая печатная плата ADC1xDxxxx(RF)RB делает данный базовый проект максимально полезным. Все исходные файлы проекта для данной базовой платы наряду с условными обозначениями АЦП для CAD/ CAE доступны для скачивания на веб-странице продукта или на странице проектов от TI. В данном документе под АЦП или АЦП с частотой выборок свыше 1 GSPS подразумеваются ADC12D1800RF, ADC12D1600RF, ADC12D1000RF, ADC12D800RF, ADC12D500RF, ADC12D1800, ADC12D1600, ADC12D1000, ADC10D1500, ADC10D1000, ADC12D1600QML и ADC10D1000QML.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • В данном документе рассматриваются вопросы аналогового входа, входа тактового сигнала и дизайна системы питания
  • Рассматриваются вопросы трассировки с точки зрения синхронизации различных устройств
  • Акцент на основных моментах, связанных со схемотехникой и трассировкой печатных плат с АЦП с частотами выборок свыше 1 GSPS
  • Приводятся примеры в виде файлов трассировки проекта

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В данном базовом проекте демонстрируется способность высокоскоростного усилителя LMH6554 выполнять преобразование несбалансированного сигнала в дифференциальный для управления высокоскоростными аналого-цифровыми преобразователями (АЦП) при сохранении превосходных характеристик по шумам и искажениям. Демонстрируются зависимости характеристик от частоты входного сигнала для приложений как с фильтрацией постоянной составляющей, так и без неё при сопряжении с четырёхканальным 14-битным АЦП ADS4449 с частотой выборок 250 MSPS. Для соответствия требованиям широкого ряда приложений приводятся различные варианты синфазных напряжений, источников питания и интерфейсов. Также приводятся примеры сглаживающих фильтров наряду с указанием улучшений характеристик системы, которые они вносят.

Базовый проект имеет характер аппаратного решения.

Возможности:

  • Высокоскоростное преобразование несбалансированного сигнала в дифференциальный при сохранении превосходных характеристик
  • Характеристики системы при управлении ADS4449 со стороны LMH6554:
    • первая зона Найквиста: динамический диапазон, свободный от паразитных составляющих (SFDR) – свыше 82 дБ в полной мощности сигнала (dBFs); отношение «сигнал-шум» (ОСШ) – свыше 71 dBFs;
    • вторая зона Найквиста: SFDR – свыше 80 dBFs; ОСШ – свыше 68 dBFs
  • Примеры интерфейсов с фильтрацией постоянной составляющей и без неё
  • Примеры сглаживающих фильтров наряду с указанием улучшений характеристик системы
  • Указываются особенности дизайна источника питания усилителя для достижения наилучших характеристик системы

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В данном базовом проекте демонстрируется способность высокоскоростного THS4509 производить преобразование несбалансированного сигнала в дифференциальный для управления высокоскоростными аналого-цифровыми преобразователями (АЦП) при сохранении превосходных характеристик по шумам и искажениям. Демонстрируются зависимости характеристик от частоты входного сигнала для приложений как с фильтрацией постоянной составляющей, так и без неё при сопряжении с четырёхканальным 14-битным АЦП ADS4449 с частотой выборок 250 MSPS. Для соответствия требованиям широкого ряда приложений приводятся различные варианты синфазных напряжений, источников питания и интерфейсов. Также приводятся примеры сглаживающих фильтров наряду с указанием улучшений характеристик системы, которые они вносят.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Высокоскоростное преобразование несбалансированного сигнала в дифференциальный при сохранении превосходных характеристик
  • Характеристики системы при управлении ADS4449 со стороны THS4509:
    • первая зона Найквиста: динамический диапазон, свободный от паразитных составляющих (SFDR) – свыше 77 дБ в полной мощности сигнала (dBFs); отношение «сигнал-шум» (ОСШ) – свыше 71 dBFs;
    • вторая зона Найквиста: SFDR – свыше 69 dBFs; ОСШ – свыше 67 dBFs
  • Примеры интерфейсов с фильтрацией постоянной составляющей и без неё
  • Примеры сглаживающих фильтров наряду с указанием улучшений характеристик системы
  • Указываются особенности дизайна источника питания усилителя для достижения наилучших характеристик системы

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Данный проект призван помочь системным разработчикам в понимании компромиссов и оптимизации реализации управления АЦП со скоростями передачи данных свыше 1 Гбит/с с использованием балуна для применений с высокой пропускной способностью. Под упомянутыми компромиссами понимаются конструкция балуна, вносимые потери, динамические характеристики, возможность изменения конфигурации и простота реализации. Топология и трассировка играют критически важную роль в оптимизации работоспособности системы, поэтому данные проекты позволят уменьшить циклы разработки.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Упрощает системный дизайн
  • Делает понятными режимы работы АЦП
  • Измеренные характеристики системы
  • Используется ряд балунов с высокой пропускной способностью
  • Демонстрирует вносимые компромиссы в зависимости от выбранного режима
  • Демонстрируется оптимизированная трассировка

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

JESD204B является новейшим веянием в цифровых интерфейсах для преобразователей данных. Данный интерфейс обладает преимуществами высокоскоростной последовательной цифровой технологии, что позволяет добиваться выгоды в виде, например, увеличенной пропускной способности канала. В данном базовом проекте акцент делается на одной из сложностей адаптации данного нового интерфейса: понимание и определение времени задержки связи. В данном примере определяется время задержки связи в системе, содержащей АЦП LM97937 от Texas Instruments и ППВМ семейства Kintex 7 от Xilinx.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Гарантированное определение времени задержки связи по интерфейсу JESD204B
  • Помогает понять компромисс между временем задержки связи и возможностью изменения времени задержки передачи последовательных данных
  • Возможность использования стандартного и процедурного подходов к определению времени задержки связи
  • Реализация интерфейса JESD204B с использованием АЦП ADC16DX370 или LM97937 от Texas Instruments и ППВМ семейства Kintex 7 от Xilinx

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Дизайн подсистемы показывает реализацию защиты на основе ИМС от повышенного напряжения, перегрузки по току, реверсивного тока, обратной полярности и обрыва провода, которая является более точной, более энергоэффективной и быстрой по сравнению с предохранителями, PTC и диодами. Модули ввода-вывода программируемого логического контроллера, подключенного к полевому источнику питания имеют преимущество при неисправностях питания, которые могут повредить  модуль.

 

Возможности:

  • Защита от короткого замыкания;
  • Защита от перегрузки по напряжению и нехватке напряжения;
  • Защита от переполюсовки;
    Защита от обратного тока и отсутствия кабеля;
  • Защита от импульсов IEC61000-4-5;
  • Дизайн протестирован и включает в себя все необходимые файлы.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Применение методов выравнивания – это эффективный способ компенсирования потерь в канале передачи по последовательному интерфейсу JESD204B в преобразователях данных. В данном базовом проекте использован ADC16DX370, сдвоенный 16-битный аналого-цифровой преобразователь (АЦП) на 370 MSPS, в котором используется метод выравнивания с ослаблением для подготовки последовательных данных для передачи со скоростью 7,4 Гбит/с. У пользователя существует возможность оптимизировать ослабление (DEM) и размах выходного напряжения (VOD) выходного драйвера, чтобы эти параметры канала находились в обратно пропорциональной зависимости. Эксперименты показывают чистый приём сигнала на расстоянии 20 дюймов с использованием материала FR-4.

Возможности:

  • Позволяет добиться высокоточной работы последовательного интерфейса JESD204B с учётом использования недорогих материалов печатной платы
  • Дает возможность прийти к пониманию ограничений, которые накладывают каналы с потерями, и освоить методы выравнивания для снятия этих ограничений
  • Использовать выверенный подход к оптимизации параметров выравнивания ADC16DX370
  • Базовый проект протестирован и включает в себя отладочный модуль, конфигурационное программное обеспечение и руководство пользователя

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Данный проект представляет собой бюджетное высокопроизводительное решение генератора тактового сигнала для преобразователей данных с частотой выборок свыше 1 GSPS. В данном базовом проекте рассматривается использование малошумящего синтезатора частоты TRF3765, генерирующего тактовый сигнал для аналого-цифрового преобразователя с частотой выборок 4 GSPS (ADC12J4000). Эксперименты показывают соответствие заявленным в технической документации значениям ОСШ (SNR) и динамического диапазона, свободного от паразитных составляющих (SFDR).

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Диапазон частоты от 300 МГц до 4,8 ГГц
  • Малошумящий ГУН: фазовый шум около 133 дБн/Гц
  • Низкий уровень джиттера: 0,35 пс
  • Данный базовый проект был протестирован и включает в себя отладочную печатную плату, конфигурационное программное обеспечение и руководство пользователя

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

TIDA-00374 – референс-дизайн, использующий наномощный таймер Texas Instruments, ультрамалопотребляющую беспроводную микроконтроллерную платформу SimpleLink™ и технологию зондирования влажности для демонстрации сверхнизкого потребления при использовании определенной скважности в работе датчиков конечных узлов. Использование этих технологий ведет к экстремально долгой длительности жизни батарей: более 10 лет при использовании стандартной литиевой дисковой батареи CR2032. TI дизайн включает в себя технологии проектирования систем, детальные результаты тестов, а также другую необходимую информацию по проекту.

Возможности:

Возможности:

  • Использование наномощного системного таймера для периодического с определенной скважностью получения результатов измерений, что позволяет использовать стандартные литиевые батареи более 10 лет
  • Настраиваемый интервал пробуждения системы
  • Экстремально низкий остаточный ток (183 nA в течение 59.97 sec.)
  • Ультранизкий ток в открытом состоянии благодаря низкой активности процессора и малым токам радиопередачи (4.04 mA в течение 30 ms)
  • Точность измерений относительной влажности ±2%
  • Точность измерения температуры ±0.2°C

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

TIDA-00376 использует промышленный пъезоизлучатель Texas Instruments, драйвер светодиодной вспышки и микроконтроллер с ультранизким потреблением энергии для демонстрации реализации звуковой и визуальной подсистем оповещения, предназначенной в первую очередь для оповещения о возгорании оборудования. Решение демонстрирует несколько сигналов предупреждений разного тона и частоты через один пъезоэлектрический преобразователь, а также низкий входной ток при высоком выходном сигнале светодиодного стробоскопа. 

 

Возможности:

  • Соответствует требованиям стандарта NFPA 72 для кодов звуковой и визуальной системы оповещения;
  • 86,5 дБ @ 3 м (520 Гц меандр);
  • 80,5 дБ @ 3 м (2,84 кГц синусоида);
  • 77,5 дБ @ 3 м (предварительно записанная речь);
  • Потребляемая мощность 1,44 Вт (звуковое и визуальное уведомление).

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Широкополосные радиочастотные приемники позволяют значительно расширить возможности радиоаппаратуры. Широкая полоса пропускания позволяет гибко настраивать каналы без внесения изменений в аппаратную часть, а так же принимать несколько каналов на разных частотах одновременно.

Данное типовое решение – широкополосный радиочастотный приемник с АЦП с частотой дискретизации 4 Гвыб./с, дифференциальным усилителем с частотой пропускания от 0 до 8 ГГц. Данный дифференциальный усилитель позволяет работать с низкочастотным сигналом, вплоть до постоянного тока, что невозможно при использовании согласующего трансформатора.

 

Возможности:

  • Типовое решение с полосой пропускания 2 ГГц
  • Поддерживает работу с постоянным током
  • Поддерживает несимметричный и дифференциальный вход
  • Решение включает в себя полноценную систему тактирования и питания

Документация:
  • Схемотехника
  • BOM
Описание:

В проекте системного уровня показано, как можно синхронизировать друг с другом два отладочных модуля (EVM) с помощью платформы VC707 от Xilinx. В документации данного проекта описываются необходимые аппаратные изменения и конфигурации устройств, включая схему тактирования. Для каждого EVM приводятся примеры файлов конфигурации. Описана прошивка FPGA, а также приведены соответствующие параметры конфигурации IP-блока от Xilinx. Продемонстрированы и проанализированы данные, снятые с актуального аппаратного обеспечения, согласно которым достигнута синхронизация в пределах 50 пс без использования особых кабелей или откалиброванных задержек распространения сигнала.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Демонстрация типовой радиолокационной подсистемы с фазированными решётками с синхронизацией АЦП с частотами выборки более 1 GSPS с интерфейсом JESD204B
  • Детально описывается применение тактового решения LMK04828
  • По результатам тестов достигнута синхронизация в пределах 50 пс без использования особых кабелей или откалиброванных задержек распространения сигнала
  • Описывается разработка прошивки Xilinx для получения клиентами полного понимания требований
  • Данная подсистема протестирована и включает в себя примеры файлов конфигурации

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Данный проект с TPS53355 и дросселем на верхнем слое печатной платы характеризуется высокой удельной мощностью благодаря уменьшению площади печатной платы, что позволяет данному проекту иметь КПД свыше 86% при потерях мощности всего лишь 1,8 Вт и пульсациях выходного напряжения с амплитудой 6 мВ, для чего требуются всего лишь 5 керамических выходных конденсаторов ёмкостью 100 мкФ.

Возможности:

  • КПД свыше 86% при входном напряжении 12 В, выходном напряжении 1 В и частоте переключения 650 кГц
  • Потери мощности 1,8 Вт при выходной мощности 12,6 Вт
  • Пульсации выходного напряжения с амплитудой 6 мВ
  • Увеличение выходного напряжения на 2,4 мВ при скачкообразном росте тока нагрузки с 3 А до 6 А со скоростью 2,5 А/мкс
  • Уменьшение выходного напряжения на 2,2 мВ при скачкообразном падении тока нагрузки с 6 А до 3 А со скоростью 2,5 А/мкс
  • Общее количество использованных компонентов – 39, включая МС

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

В базовом проекте ADC12D1600RFRB представлена платформа для демонстрации применения высокоскоростного оцифровывающего устройства, которое имеет функции генерирования тактового сигнала, управления питанием и обработки сигнала. В данном базовом проекте используются устройство ADC12D1600RF с частотой выборок 1,6 GSPS, интегрированная ППВМ семейства Virtex 4 от Xilinx и высокопроизводительный синтезатор тактовых сигналов LMX2531 для соответствия системным требованиям высокоскоростного оцифровывающего устройства с эффективным разрешением 9 бит.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • 2 канала аналого-цифрового преобразования с частотой выборок 1 GSPS
  • Эффективное разрешение свыше 9 бит в широком диапазоне частоты входного сигнала
  • Прототип бюджетного двухканального высокоскоростного оцифровывающего устройства для тестовых и измерительных систем

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

TIDA-00484 – референс дизайн на основе системного таймера со сверхнизким энергопотреблением, повышающего преобразователя, суб-1 ГГц беспроводного микроконтроллера SimpleLink со сверхнизким энергопотреблением и датчиком влажности. Дизайн демонстрирует способ высокоэффективных измерений, обеспечивающих чрезвычайно долгую работу от батарейки. Дизайн включает в себя материалы по проектированию системы, подробные результаты испытаний и дополнительную информацию для быстрого создания готового решения. 

Возможности:

  • Системный таймер со сверхнизким энергопотреблением, обеспечивающий работу устройства более десяти лет от батарейки CR2032;
  • Программируемый интервал пробуждения устройства;
  • Чрезвычайно низкий ток в закрытом состоянии ключа (270 нА в течении 59,97 сек.);
  • Ультранизкий ток в открытом состоянии ключа при низкой активности процессора и радиопередатчика (3,376 мА в течении 30 мс);
  • Точность измерения относительной влажности ±2%;
  • Точность измерения температуры ±0,2 °C.

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:

Проект TIDA-00493 от TI представляет собой усилительное звено с постоянным коэффициентом усиления, предназначенное для точного измерения входов по напряжению и току с малыми амплитудами сигналов в широком динамическом диапазоне с использованием SAR-АЦП для приложений с измерениями электрической мощности. Например, данный проект способен точно измерить низкоамплитудное переменное напряжение на делителях напряжения и токовых трансформаторах или выход датчиков тока с разъёмным магнитопроводом с амплитудой 333 мВ.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Усилительное звено с постоянным коэффициентом усиления на базе операционного усилителя для измерения входов по напряжению и току с выходом, совместимым с входным диапазоном ADS8688: ±2,56 В, ±5,12 В и ±10,24 В
  • Доступные конфигурации:
    • вход по напряжению с делителем напряжения с импедансом свыше 1 Мом (не требуется внешний трансформатор);
    • интерфейс для датчиков тока с выходом по переменному напряжению с амплитудой 333 мВ;
    • вход вторичной обмотки токового трансформатора с резистором нагрузки: несбалансированный и дифференциальный
  • Встроенный программируемый источник опорного напряжения для приложений с измерениями несбалансированных сигналов

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

TIDA-00517 представляет собой полноценный проект управления обыкновенным вентилятором с использованием минимального количества компонентов. В состав данного проекта входит температурный выключатель TMP302, который детектирует перегрев в персональной электронике, промышленных ПК, распределителях питания и других приложениях, в которых для управления температурой используются вентиляторы. Данный простой проект можно модифицировать для вентиляторов с другими напряжениями, благодаря чему он подходит для широкого ряда применений.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Один температурный выключатель для активации вентилятора
  • Гибкий дизайн, который может работать со многими напряжениями вентиляторов
  • Малое количество используемых компонентов и низкая стоимость

Возможность заказа
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Данная печатная плата позволяет использовать LMH5401 в качестве усилителя с низким коэффициентом усиления или в качестве аттенюатора.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Передача сигнала без фильтрации постоянной составляющей
  • Минимальный коэффициент усиления 0,5 В / В
  • Раздельные шины питания
  • Полоса пропускания 6 ГГц

Документация:
  • Схемотехника
  • BOM
Описание:

Проект понижающего преобразователя с TPS53515 и дросселем, установленным над МС, позволяет уменьшить площадь печатной платы и имеет КПД свыше 87%, потери мощности 2,6 Вт при токе нагрузки 12 А и уровень пульсаций выходного напряжения 12 мВ, для чего требуется использование всего лишь 10 керамических выходных конденсаторов ёмкостью 22 мкФ каждый. Данный базовый проект источника питания поддерживает входное напряжение 12 В и генерирует выходное напряжение 1,2 В при выходном токе 12 А и частоте переключения 1 МГц.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • КПД свыше 87% при входном напряжении 12 В, выходном напряжении 1,2 В и частоте переключения 1 МГц
  • Потери мощности 2,6 Вт при выходной мощности 11,8 Вт
  • Пульсации выходного напряжения с амплитудой 12 мВ при выходном токе 5 А и частоте переключения 1 МГц
  • Увеличение выходного напряжения на 16 мВ при скачкообразном росте тока нагрузки с 5 А до 10 А со скоростью 2,5 А/мкс
  • Уменьшение выходного напряжения на 17 мВ при скачкообразном падении тока нагрузки с 10 А до 5 А со скоростью 2,5 А/мкс

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Проект представляет собой широкополосный интегрированный генератора беспрерывных РЧ-сигналов с диапазоном частот 9,8 ГГц и низким уровнем фазового шума, в котором используется гибкий метод подавления паразитных составляющих. Уровень выходной мощности может задаваться в диапазоне от -32 дБм до 14,5 дБм с шагом 0,5 дБ. Данный генератор сигналов может быть использован в качестве локального генератора в таких применениях, как аналоговые и векторные генераторы сигналов, а также в качестве генератора тактовых сигналов для РЧ-АЦП. Проектом TIDA-00626 можно управлять с любого ПК посредством интерфейса USB2ANY от TI, а также с помощью LaunchPad микроконтроллера MSP430F5529.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Интегрированный широкополосный синтезатор частот с выходным диапазоном от 0,02 ГГц до 9,8 ГГц
  • Низкий уровень фазового шума; фазовый шум синтезатора на частоте 6 ГГц на уровне -110 дБн/Гц при отстройке частоты 100 кГц и на уровне -132 дБн/Гц при отстройке частоты 1 МГц
  • Малошумящий синтезатор частоты, уровень паразитных составляющих в пределах полосы пропускания -75 дБн
  • Программируемый уровень выходной мощности в диапазоне от 14,5 дБм до -32 дБм с шагом 0,5 дБ
  • Гибкое подавление паразитных составляющих с использованием LMK61E2

Документация:
  • Схемотехника
  • BOM
Описание:

В базовом проекте представлена широкополосная система преобразования несбалансированных сигналов в дифференциальные, предназначенная для систем как без фильтрации постоянной составляющей, так и с ней. Данный проект позволяет отладить работу каскады из LMH5401 и LMH6401, а также в нём объясняется принцип работы данной системы.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Полоса пропускания 4,5 ГГц и максимальный коэффициент усиления по напряжению 30 дБ
  • Диапазон коэффициента усиления 32 дБ с цифровым управлением и шагом 1 дБ
  • Система преобразования несбалансированных сигналов в дифференциальные с входным сопротивлением 50 Ом для систем как без фильтрации постоянной составляющей, так и с ней
  • Выходная точка пересечения третьего порядка (OIP3) при сопротивлении нагрузки 50 Ом:
    • 40 дБм при частоте 500 МГц;
    • 33 дБм при частоте 1 ГГц
  • Возможность управления выходным синфазным напряжением: VMID ±0,5 В
  • Компактный проект, который идеально подходит для переносных устройств благодаря низкой рассеиваемой мощности 645 мВт

Документация:
  • Схемотехника
  • BOM
Описание:

На печатной плате объединены в каскад два усилителя LMH5401 или LMH3401 для увеличения коэффициента усиления или увеличения смещения синфазного сигнала.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Передача сигнала без фильтрации постоянной составляющей
  • Два усилителя LMH5401 (или LMH3401)
  • Независимые напряжения питания для каждого усилителя
  • Полоса пропускания до 8 ГГц
  • Коэффициент усиления 20 дБ или выше
  • Одно или два напряжения питания

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Недорогой и гибкий инспектор напряжения, используемый в качестве опорного напряжения для проверки состояния батарей. Решение может быть также использовано для контроля напряжения шин питания в приложениях, требующих точного питания нескольких шин.

Источники опорного напряжения ультранизкой мощности от TI снижают общее энергопотребление системы при сохранении невысокой стоимости BOM.

Тестирование и отображение напряжения батареи служит примером того, насколько легко это может быть выполнено и реализовано в аналогичных приложениях.

Возможности:

  • Шунтирующий регулятор ATL431 обеспечивает регулирование напряжения с минимальным током потребления (60 мкА);
  • Повышающий преобразователь TLV61225 позволяет питать схему от батареи АА (вход от 0,8 В до 3,3 В);
  • Подстроечные резисторы позволяют настраивать несколько шин для контроля;
  • Низкая стоимость разработки супервизора напряжения;
  • Плата помещается на обратную сторону держателя для одной батареи АА;
  • Не требует прошивки и программного обеспечения.

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
Описание:

Разработка представляет собой часть аналогового внешнего интерфейса осциллографа для входной нагрузки 50 Ом. Разработчики могут легко использовать эту платформу оценки для обработки входных сигналов постоянного напряжения до 2 ГГц в частотной и временной области применения.

Возможности:

  • Вход 50 Ом, аналоговый внешний интерфейс с входной пропускной способностью сигнала до 2 ГГц;
  • Система ENOB от 6 до 8 бит достигается с этими цепочками сигналов;
  • Поддерживается максимальный входной сигнал ± 3 В, с возможностью выбора настроек входа переменного или постоянного напряжения;
  • Функция коррекции смещения постоянного напряжения доступна в режиме ввода постоянного напряжения;
  • Коррекция смещения постоянного питания в режиме поддержки постоянного входного напряжения;
  • Три регулируемые амплитуды входного напряжения при условии интерфейсного П-аттенюатора: 1:1, 2:1 и 5:1;
  • Низкий уровень шума, высокопроизводительный дифференциальный усилитель (LMH5401) используется для единого дифференциального преобразования;
  • Высокопроизводительный усилитель с цифровым управлением и переменным коэффициентом усиления (LMH6401) программируется от 26 дБ до -6дБ с шагом 1 дБ для поддержания полного ввода в АЦП 12-бит ADC12J4000, работающий на 4GSPS для выборки входных сигналов;
  • Решение поддерживает напряжение +5 В от адаптера питания или +12 В через внутренний разъем FCM.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
Many products are now becoming connected through the Internet of Things (IoT), including test equipment such as digital multimeters (DMM). Enabled by Texas Instruments’ SimpleLink™ ultra-low power wireless microcontroller (MCU) platform, the TIDA-01012 reference design demonstrates a connected, 4½ Digit, 100kHz true RMS, DMM with Bluetooth® low energy connectivity, NFC Bluetooth pairing, and an Automatic Wake-Up feature enabled by TI’s CapTIvate™ technology.
Возможности:

4 1/2 digit, 50K count resolution Wireless MCU enabling bluetooth low energy (BLE) for IoT wireless Automatic wake-up enabled by CapTIvate capacitive touch technology Low power design and power management systems BLE mobile app pairing enabled by NFC dynamic interface Firmware-based true RMS measurements

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:
The TIDA-01015 is a clocking solution reference design for high speed direct RF sampling GSPS ADCs. This design showcases the significance of the sampling clock to achieve high SNR for 2nd Nyquist zone input signal frequencies. ADC12J4000 is a 12-bit, 4-GSPS RF sampling ADC with 3-dB input bandwidth of 3.2 GHz capable of capturing signals up to 4 GHz. This design highlights a clocking solution for the ADC12J4000 using TRF3765, to achieve high SNR performance at high input frequencies used in applications such as digital storage oscilloscopes (DSO) and wireless testers.
Возможности:

12-bit, 4-GSPS RF sampling ADC clocking solution Up to 4-GHz input signal capture capability JESD204B compliant low-phase noise clocking solution for RF sampling ADC

Документация:
  • Схемотехника
  • BOM
Описание:
TIDA-01016 is a clocking solution for high dynamic range high speed ADC. RF input signals are directly captured using the RF sampling approach by high speed ADC. TheADC32RF45 is a dual- channel, 14-bit, 3-GSPS RF sampling ADC. The 3-dB input bandwidth is 3.2 GHz, and it captures signals up to 4 GHz. This design showcases the clocking solution using the LMX2582, to achieve the best SNR performance of ADC32RF45 at higher input frequencies used in microwave backhaul applications.
Возможности:

3 GHz low-phase noise clocking solution for RF sampling ADC with >51 dB SNR @ 3.65 GHz input 4GHz high frequency input signal capture capability Large signal bandwidth, high dynamic range RF sampling receiver solution

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01017 reference design demonstrates the performance of a clocking solution for a high speed multi-channel system, analyzed by measuring the channel to channel skew for the entire input frequency range of the RF sampling ADC. Channel to channel skew is critical for phased array radar and oscilloscope applications. The ADC12J4000 is a low power, 12-bit, 4-GSPS RF-sampling analog to digital converter (ADC) with a buffered analog input, integrated digital down Converter, features a JESD204B interface, and it captures signals up to 4GHz. This design showcases the clocking solution using the LMK04828, to achieve the synchronization between multiple ADC12J4000 signal chains using synchronized SYSREF.
Возможности:

Synchronization of multi-channel high speed ADCs RF sampling ADC clocking solution 4GHz high frequency input signal capture capability Low-phase noise clocking solution for RF sampling ACC

Документация:
  • Схемотехника
  • BOM
Описание:
High speed multi-channel applications require precise clocking solutions capable of managing channel-to-channel skew in order to achieve optimal system SNR, SFDR, and ENOB. This reference design is capable of supporting two high speed channels on separate boards by utilizing TI’s LMX2594 wideband PLL with integrated VCOs to generate a 10 MHz to 15 GHz clock and SYSREF for JESD204B interfaces. The 10 KHz offset phase noise is < -104 dBc/Hz for a 15 GHz clock frequency. By using TI’s ADCDJ3200 high speed converter EVMs, a board-to-board clock skew of <10ps is achieved and a SNR of 49.6 dB with a 5.25 GHz input signal. All key design theories are described, guiding users through the part selection process and design optimization. Finally, schematic, board layout, hardware testing, and results are also presented.
Возможности:

Up to 15GHz sample clock generation Multi-channel JESD204B compliant clock solution Low phase noise clocking for RF sampling ADC/DAC Configurable phase synchronization to achieve low skew in multi-channel system Supports TI’s high-speed converter and capture cards (ADC12DJ3200EVM, TSW14J56 / TSW14J57)

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:
This high speed multi-channel data capture reference design enables optimum system performance. System designers needs to consider critical design parameters like clock jitter and skew for high speed multi-channel clock generation, which affects overall system SNR, SFDR, channel to channel skew and deterministic latency. This reference design demonstrates multi-channel AFE and clock solution using high speed data converters with JESD204B, high speed amplifiers, high performance clocks and low noise power solutions to achieve optimum system performance
Возможности:

3.2 Gsps, 1.5 GHz multi- channel high speed analog front for high performance receiver < 5 ps clock skew between channels Multi-channel JESD204B complaint clock solution Scalable platform for pin compatible ADC12DJxx00 family Supports TI’s high-speed converter and capture cards (TSW14J56 / TSW14J57)

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01050 reference design aims to improve the integration, power consumption, performance, and clocking issues typically associated with automatic test equipment. This design is applicable to any ATE system but most applicable to systems requiring a large number of input channels.
Возможности:

Negative rail input (NRI), rail-to-rail output (RRO) Wide output common-mode control range Low power consumption High THD, SNR and ENOB Dual supply on AFE maximizing system performance

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01346 design uses two LMX2594 synthesizers in combination to produce lower noise than is possible with just one. By combining the output of two synthesizers that are in phase, a theoretical 3 dB phase noise benefit is possible due to the output power being 6 dB higher while the noise power is only 3 dB higher. The LMX2594 is an ideal synthesizer for this application as it has a SYNC feature that allows it to have deterministic and repeatable phase as well as a programmable phase that can be used to correct for any phase error due to trace mismatches or any other factors.
Возможности:

3 to 12.5 GHz Output Frequency 40-fs rms Jitter at 9GHz (100 Hz to 100 MHz)

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
This small, efficient and flexible power supply for NXP™ IMX7 series application processors reference design demonstrates a complete power solution for iMX7 processors. This simple solution uses just five DC/DC converters and one sequencer IC to power the iMX7 very cost-effectively. This TI Design supports numerous industrial applications and any application that requires a small, high efficiency and flexible power supply solution.
Возможности:

3.3 V to 5.5 V Input Voltage Range DCS-Control™ Topology for Fast Transient Response High Efficiency and Low Quiescent Current Automatic Power Save Mode for Light Load Efficiency TLV6208x Family approach for Low-Cost Solutions

Документация:
  • Схемотехника
  • BOM
Описание:

SimpleLink™ Bluetooth®Smart CC2650 uTag (или microtag) – это ультракомпактное решение для семейства устройств SimpleLink CC26xx. Решение подходит для приложений Интернета Вещей (IoT), требует минимум места на плате и может использоваться в модулях Bluetooth® Smart, в медицинском оборудовании и беспроводных датчиках окружающей среды для домашней автоматизации.

 

Возможности:

  • Ультракомпактные размеры платы;
  • Встроенный акселерометр и температурный датчик;
  • Миниатюрный антенный чип;
  • Создан для разработки устройств Bluetooth Smart.

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

С течением времени в таких применениях, как умные розетки, а также в таких общих применениях, как бытовая техника, умные сети электроснабжения и автоматизация зданий, всё чаще требуется измерение и управление энергии посредством Wi-Fi.

Умная розетка на базе CC3200 является законченным системным решением, в котором вычисление метрологических данных, а также соединение по Wi-Fi, включая связь с облачным сервером, интегрированы в один МК. Устройство отслеживает уровень энергопотребления нагрузки, а также управляет силовой частью, параллельно передавая данные по Wi-Fi на другие устройства и облачный сервер. В систему также входит источник питания (PSU) на основе изолированного понижающего преобразователя с высоким КПД с учётом очень компактных размеров.

Возможности:

  • Связь по сетям 802.11 b/g/n Wi-Fi на основе технологии SimpleLink™ с любых мобильных устройств
  • Однофазное измерение энергии на основе вычислений тока, напряжения, мощности и энергии
  • Один беспроводной МК с Wi-Fi с интегрированным АЦП для вычисления метрологических данных и управления связью по Wi-Fi
  • Дискретная метрологическая схема на плате
  • Быстро переключающееся твердотельное реле для местного или удалённого включения или отключения устройства
  • Источник питания на основе изолированного понижающего преобразователя для регулировки выхода в режимах постоянного напряжения (CV) и постоянного тока (CC) без применения оптрона
  • Включает в себя полную документацию, файлы схем электрических принципиальных, а также программное обеспечение для встроенных и мобильных приложений на базе Android
  • Соответствует концепции Интернета Вещей (IoT)

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:

Емкостные сенсорные дисплеи, как правило, представляют более высокое качество и большие возможности для пользователей, чем традиционные дисплеи с резистивной сенсорной панелью. Этот референс дизайн показывает, как подключить емкостной сенсорный дисплей к процессору Sitara AM437x. Дисплей имеет встроенный контроллер сенсорной панели, который подключается к AM437x по интерфейсу I2C.

 

Возможности:

  • Цветной 7-дюймовый TFT LCD дисплей с емкостной сенсорной панелью;
  • WVGA 800x480 разрешение пикселей с 24-битным RGB интерфейсом;
  • LCD интерфейс, подключенный к встроенному DSS (Display Sub-System) Sitara AM437x процессора;
  • Емкостная сенсорная панель подключена к процессору Sitara AM437x по интерфейсу I2C;
  • 27 белых светодиодов для подсветки, управляются ШИМ контроллером TPS61081;
  • Необходимое питание для ЖК-дисплея обеспечивается линейным стабилизатором  TPS65105;
  • Полная опорная подсистема с принципиальной схемой, BOM, проектные файлы и руководство пользователя.

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:

Функция упрощённого секвенсирования питания процессоров AM437x семейства Sitara делает гибким процесс разработки системы питания. Данная реализация базового проекта представляет собой оптимизированное с точки зрения количества использованных компонентов решение дискретной системы питания для процессоров AM437x с минимальным количеством дискретных ИС и базовым набором функций. Данное решение представляет собой начальную систему дискретного питания, которую можно расширить за счёт дополнительных функций и возможностей процессоров AM437x.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Упрощённое, оптимизированное с точки зрения количества использованных компонентов решение системы дискретного питания для процессоров AM437x семейства Sitara
  • Процессоры AM437x имеют интегрированный LDO, благодаря наличию которого смягчаются требования к секвенсированию питания процессоров
  • Системы без функции управляемого отключения получат от неё заметные преимущества, так как интегрированный LDO постоянно обеспечивает секвенсирование напряжений питания VDDS и VDDSHVx при включении / выключении
  • Понижающий преобразователь TLV62565 генерирует напряжения питания 3,3 В, а TLV62080 генерирует напряжения питания 1,1 В
  • Два регулятора с малым падением напряжения (LDO) TLV702xx генерируют напряжения питания 1,5 В и 1,8 В
  • Контроллер напряжения TLV803M удерживает процессор в состоянии сброса до тех пор, пока все шины напряжения не перейдут в рабочий режим, а также переводит процессор в данный режим в случае потери входного питания
  • Данный проект был протестирован и включает в себя схему электрическую принципиальную, перечень элементов, руководство по проекту и тестовые данные

Документация:
  • Схемотехника
  • BOM
Описание:

Устройства K2E требуют секвенсирования источников питания в определённом порядке. В данном проекте продемонстрирован метод секвенсирования питания для многоядерных процессоров семейств 66AK2Ex и AM5K2Ex с архитектурой KeyStone II  на базе ARM + ЦСП и только ARM с использованием UCD9090. UCD9090 представляет собой 10-шинное устройство секвенсирования и отслеживания питания с адресацией с интерфейсами PMBus / I2C. UCD9090 обеспечивает как секвенсирование, так и распределение по времени включения источников питания. В данном проекте демонстрируется конкретный пример реализации секвенсирования питания для платформы отладочного модуля K2E.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Базовая реализация секвенсирования источников питания для систем на кристалле (SoC) 66AK2Ex и AM5K2Ex
  • В данном проекте используется UCD9090 для секвенсирования и отслеживания источников девяти шин напряжения питания
  • В данном проекте используется программное обеспечение Fusion Digital Power Designer для настройки и программирования UCD9090
  • Полноценный базовый проект системы со схемой электрической принципиальной, перечнем элементов, файлами проекта и руководством по аппаратной части проекта, реализованный на платформе отладочного модуля K2E для тестирования и отладки

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Данное типовое решение - первый широкодоступный процессор со встроенным интерфейсом JESD204B и цифровым Front End’ом для разработчиков, использующих FPGA или ASIC для подключения к высокоскоростным преобразователям данных, с целью сокращения времени выхода на рынок, увеличения производительности, а так же значительного уменьшения стоимости, потребляемой мощности и размера конечного продукта. Подключение ADC12J4000 и DAC38J84 позволяет реализовать эффективные решения в приложениях тестирования, измерения и защиты.

 

Возможности:

  • Простая интеграция сигнального процессора и преобразователя данных через интерфейс JESD204B
  • Многоканальное решение с частотой дискретизации до 368Msps и полосой пропускания 150 МГц
  • Цифровой Front End для фильтрации и повышения или понижения частоты дискретизации
  • FFT/ iFFT преобразования с применением ускорителя FFTC
  • Решение оптимизировано для применения в приложениях тестирования, измерения и защиты
  • Широкополосное решение с интерфейсом JESD, включающее в себя DSP, платы АЦП и ЦАП, демонстрационное программное обеспечение, графический интерфейс пользователя для конфигурации и руководство по быстрому старту
  • Надежная платформа для демонстрации и разработки, включающая в себя три отладочные платы, схему, перечень компонентов, руководство пользователя, тесты производительности, программное обеспечение и примеры

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Будучи предназначенным для разработчиков современных радарных систем, в настоящее время использующих ППВМ или специализированные микросхемы для подключения к высокоскоростным преобразователям данных и нуждающихся в сокращении времени вывода продукции на рынок при условии увеличения производительности и существенного уменьшения стоимости, уровня энергопотребления и габаритов, данный базовый проект включает в себя первый широкодоступный процессор с интегрированным интерфейсом JESD204B и цифровым аппаратным средством (DFE) для обработки. Связка ADC14X250 и DAC38J84 образует эффективное решение для применения в авиационной и оборонной технике, такой как радарные электронные средства ведения боевых действий, вычислительные платформы и транспондеры.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Простая интеграция сигнального процессора для работы с преобразователями данных по JESD204B
  • Дискретизация сигнала на одном канале с частотой 100 МГц при использовании ADC14X250
  • Обработка DFE для фильтрования, децимации или увеличения разрешения сигнала; аппаратный сопроцессор для ускорения вычисления быстрого преобразования Фурье (БПФ) позволяет избавить основной процессор от выполнения ресурсоёмкого 2D-БПФ, что в свою очередь позволяет добиться малого времени задержки и высокой точности
  • Решение системы обработки сигналов с широкополосной дискретизацией посредством JESD, которое включает в себя цифровой сигнальный процессор (ЦСП), печатные платы с АЦП и ЦАП, демонстрационное программное обеспечение, графические интерфейсы пользователя для конфигурирования и руководство для начала работы
  • Надёжная платформа для демонстрации и разработки, которая включает в себя три отладочных модуля, плату генерирования детерминированной задержки, схему электрическую принципиальную, перечень элементов, руководство пользователя, тесты на производительность, программное обеспечение и демонстрационные проекты

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
For wideband receiver system developers currently using FPGA or ASIC to connect High Speed data converters to a baseband processor, who need faster time to market with increased performance and significant reduction in cost, power, and size. This reference design includes the first widely available processor integrating a JESD204B interface and Digital Front End Processing (DFE). Connecting ADC32RF80 to DAC38J84 provides an efficient solution for avionics and defense, test and measurements and industrial applications.
Возможности:

Easy integration of signal processor to data converters over JESD204B Usable bandwidth of two 75MHz channels or a single 100MHz channel when connected to ADC32RF80 DFE processing for filtering, down-sampling or up-sampling: FFTC hardware accelerator to offload comput-intensive 2D FFT operation, achieving low latency and high accuracy Wideband sampling with JESD attached signal processing solution including Digital Signal Processor (DSP), ADC and DAC boards, demo software, configuration GUIs and getting started guide A robust demonstration and development platform including three EVMs, a deterministic latency card, schematic, BOM, user guide, benchmarks, software and demos

Документация:
  • Схемотехника
  • BOM
Описание:
A system example demonstrating how to build a secure cloud-connected IoT gateway allowing access and control of the multiple wireless nodes. The reference design utilizes the TM4C12x, TM4C123x, TRF7970A and RF430CL330H, as well as the SimpleLink™ Wi-Fi® CC3100, Bluetooth® low energy CC2650 and Sub-1GHz CC1310 wireless microcontrollers (MCUs) development hardware and software suite for ease of development and quick time to market.
Возможности:

Exosite-based secure cloud connected mid-range multi-protocol IoT gateway solution using TM4C129Ex MCU, which connects Wi-Fi, Bluetooth low energy and Sub 1-GHz-based nodes to the cloud Supported nodes include Wi-Fi-based stepper motor control, Bluetooth low energy SensorTag, Bluetooth low energy slave node and Sub-1 GHz slave nodes Connection between nodes and gateway using NFC-based secure out-of-band pairing. Secure data communication between nodes and gateway using hardware crypto blocks Secure cloud connection using TI-RTOS NDK and WolfSSL stack TI-RTOS is used for task scheduling and peripheral access

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:

Пример системы, демонстрирующий возможность совместной работы микроконтроллера TM4C1294 из семейства TM4C и сетевого процессора CC3100. Данное типовое решение демонстрирует возможность удаленного управления микроконтроллером через сеть интернет.

Возможности:

  • Данная связка микроконтроллера TM4C1294 и сетевого процессора CC3100 реализует Wi-Fi HTTP сервер. Wi-Fi HTTP сервер может быть настроен как станция или точка доступа.
  • Стек Wi-Fi реализован на CC3100. TM4C1294 выполняет функции хост-процессора, обрабатывающего запросы, и функции управления.
  • HTML код позволяет пользователю через web-браузер удаленно управлять работой TM4C1294. LaunchPad TM4C1294XL предоставляет возможность управления переключением светодиода, получения данных о температуре и нажатии кнопок.
  • Программное обеспечение разработано для работы на LaunchPad EK-TM4C1294XL и на CC3100 BoosterPack для Code Composer Studio™. Планировщик задач реализован на базе TI RTOS.

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Этот проверенный дизайн от TI представляет собой высокопроизводительную систему сбора данных (DAQ), использующую 18-битный АЦП SARADS8881 с частотой дискретизации 1 МГц. Конструкция оптимизирована для обеспечения низкого уровня шума и искажений для диапазона входного синусоидного сигнала 10 кГц. Это приводит к максимально возможному значению эффективного числа битов (ENOB) при общей потребляемой мощности менее 50 мВт.

В качестве драйвера входного сигнала для АЦП используется полностью дифференциальный THS4521, что обеспечивает чрезвычайно низкий уровень искажений, шума во всей полосе сигнала. Драйвер буфера использует комбинированный буфер, образованный THS4281 и OPA333, что позволяет получить требуемую производительность при низкой потребляемой мощности.

 

Возможности:

  • 18 бит, частота дискретизации 1 МГц;
  • Постоянное напряжение, переменное напряжение 10 кГц;
  • Оптимизация: ENOB;
  • Мощность: 50 мВт @ AVDD= 5 В;
  • Используется ADS8881 (18 бит, 1 МГц SARЦАП), THS4521 (Вход), OPA333 + THS4281 + REF5045 (Reference);
  • Это решение содержит: теорию, подбор компонентов, симуляцию TINA-TI, схему и макет печатной платы, проверку и измерение производительности, варианты модификации.

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Архитектура R-2R ЦАП имеет хорошие характеристики в части шумов и точности, но за счёт больших всплесков напряжения при смене кода. Данный проект преследует цель уменьшения всплесков напряжений, возникающих при особых изменениях кода в архитектуре R-2RЦАП. В данном проекте эти всплески уменьшаются, что делает возможным его применение в системах, чувствительных к всплескам напряжений (например, в генераторах формы сигналов).

Возможности:

  • 18-битный выход 0-5 В
  • Схема с R-2R ЦАП с уменьшением всплесков напряжений с помощью устройства хранения и выборки
  • Общая нескорректированная ошибка менее 0,15 % во всём диапазоне измерений
  • Интегральная нелинейность (INL) менее 2 наименьших значащих битов (LSB)

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В некоторых случаях осциллограф или логический анализатор не позволяют измерить очень низкий уровень шума. Данное решение позволяет усилить уровень шума на выходе тестируемого устройства до уровня, достаточного для измерения стандартными измерительными приборами. Основной особенностью данного решения является низкий собственный уровень шума и достаточная пропускная способность для измерения характеристик большинства устройств.

 

Возможности:

  • Тестовая схема для усиления шума выше порога чувствительности измерительного прибора
  • Полоса пропускания от 0.016 Гц до 443 кГц

Возможность заказа
  • Заказать BOM
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В данном проверенном проекте от TI реализована 16-битная 4-канальная система сбора данных с дифференциальными мультиплексированными входами и частотой выборок 400 KSPS для применения в промышленных системах с высоковольтными входами с напряжением ±20 В (межпиковая амплитуда 40 В). Данная схема реализована с использованием аналого-цифрового преобразователя (АЦП) с последовательным приближением (SAR), прецизионного аппаратного средства преобразования высоковольтного сигнала и 4-канального дифференциального мультиплексора (MUX). В данном проекте подробно описан процесс оптимизации прецизионной схемы высоковольтного аппаратного средства с использованием OPA192 и OPA140 для достижения отличных динамических характеристик вкупе с ADS8864.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • 4-канальная высоковольтная (±20 В) мультиплексированная система сбора данных
  • Частота выборок 400 KSPS (100 KSPS / канал)
  • Интегральная нелинейность (INL) ±1 наименее значащий бит (LSB)
  • Быстрое время установления сигнала на всех каналах во всём диапазоне измерений при разрешении 16 бит
  • Эффективное разрешение (ENOB) 14,2 бита

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Данный прецизионный испытанный проект TI представляет собой аппаратно компенсированную систему сбора данных с 3-Wire терморезистора, которая точно измеряет температуру от 0 до 100 °C. Входное и опорное напряжения находятся в ратиометрической конфигурации для уменьшения ошибок от шума и дрейфа и улучшения общей точности системы. Аппаратная реализация упрощается благодаря использованию ADS1247, в который интегрированы необходимые источники тока, программируемый усилитель и дискретно управляемый мультиплексор. Источники тока работают независимо друг от друга для минимизации несоответствия между двумя источниками. Для дальнейшего увеличения точности системы рекомендуется LDO с регулируемым выходом и высоким коэффициентом подавления пульсаций напряжения питания TPS7A4901 как замена установленному USB-источнику.

 

Возможности:

  • Измеряет температуру от 0 до 100 °C с помощью 3-Wire терморезистор
  • Решение с одним напряжением питания
  • Ратиометрическая конфигурация
  • Используется ADS1247 – 24-битный дельта-сигма АЦП

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В данном испытанном базовом проекте подробно описываются процесс разработки, результаты симуляций и практические примеры функционирования блока сбора 12-битных дискретных данных на базе ADS7042, оптимизированные для сверхмалопотребляющих и малогабаритных применений следующих 3 групп:

  • Группа применений № 1: 12 бит и 500 kSPS для мониторинга тока, мониторинга состояния батарей, электромиографии (ЭМГ), измерения импеданса кожи и носимых фитнес-устройств.
  • Группа применений № 2: 12 бит и 1 MSPSдля жёстких дисков, управления двигателями, датчиков угла поворота двигателя, оптических датчиков угла поворота и оптических модулей.
  • Группа применений № 3: 12 бит и менее 1 kSPS для датчиков крена, гироскопов, датчиков давления, температуры, газов, химических датчиков, измерений уровня глюкозы в крови, измерений низких напряжений (1,8-3,3 В, JESD8-7A) и измерений постоянного тока.
Возможности:

  • Представляет три реализации, оптимизированные для скоростных/ силовых/ высокоточных применений
  • Включает в себя теоретический материал, анализ подбора компонентов, симуляцию, схему электрическую принципиальную, трассировку печатной платы и результаты измерений для всех трёх реализаций
  • Включает в себя подробный теоретический материал, вычисления и симуляции схемы драйвера АЦП
  • Протестированный сверхмалопотребляющий (1 мВт) SAR-сбор 12-битных данных
  • Использован ADS7042 – самый маленький в мире 12-битный SAR-АЦП
 

Возможность заказа
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы

Сравнение позиций

  • ()